电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

RT8055BGQW

产品描述IC REG BUCK ADJ 3A SYNC 10WDFN
产品类别半导体    电源管理   
文件大小165KB,共13页
制造商Richtek Technology Corporation
官网地址https://www.richtek.com/
标准
下载文档 详细参数 全文预览

RT8055BGQW概述

IC REG BUCK ADJ 3A SYNC 10WDFN

RT8055BGQW规格参数

参数名称属性值
功能降压
输出配置
拓扑降压
输出类型可调式
输出数1
电压 - 输入(最小值)2.6V
电压 - 输入(最大值)5.5V
电压 - 输出(最小值/固定)0.8V
电压 - 输出(最大值)5V
电流 - 输出3A
频率 - 开关300kHz ~ 2MHz
同步整流器
工作温度-40°C ~ 85°C(TA)
安装类型表面贴装
封装/外壳10-WFDFN 裸露焊盘
供应商器件封装10-WDFN(3x3)
UCOS+ads
我在移植ucos时遇到一些汇编方面的问题解决不了,我用的是S3C2410A开发板,开发环境是ADS1.2,移植步骤主要是在ucos官网上下了UCOSV2.8源码,同时下载了arm_ucos-110移植范例(针对S3C2410X),但是在编译的时候遇到了一些问题。Warning : C2873W: implicit return in non-void functionconsol.c line 1...
好好盖房子 实时操作系统RTOS
请求高手讲解下LED手电筒(大功率芯片的)驱动的开关控制的详细电路过程
非常感谢好心人指点下,正在学这个,谢谢!...
meeagle Microchip MCU
Altera的时序约束问题
有一个62.5Mhz的时钟clk_62M,我用语句 assign clk_62M_inv = ~clk_62M;生成一个反向时钟。时钟clk_62M和clk_62M_inv的周期是16ns,我希望把这两个时钟的上升沿的时间约束在7.5-8.5ns之间?该如何写约束呢?我用的是Altera的TimeQuest。谢谢...
lzxylwq FPGA/CPLD
一张表看几个防雷保护元件的特性
一张表看几个防雷保护元件的特性...
qwqwqw2088 模拟与混合信号
2440流式摄像头驱动录像
请问,用2440流式摄像头驱动录像时,在应用程序中如何确定一帧数据已采集完,可以去读数据,然后再读下一帧数据。通过调用 CAM_IOCTL_GET_LATEST_FRAME实现。谢谢了。...
amu08 嵌入式系统
fpga配置时的管脚状态(转帖)
大多数的回答是:配置的时候所有的管脚默认是Z态。这个说法到底对不对呢?下面我谈谈自己使用的几款新品的情况。项目背景:开关信号发射机。初始状态要求IO信号都是低电平,来自控制DSP的发射控制信号触发IO开关信号的产生。上电的时候不能有高电平,否则引起发射机状态不稳,会产生问题。(1)VirtexII1000设作IO的信号在上电配置的过程中用示波器测量时高电平,大约在90ms左右,和配置时间基本一致。...
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 666  863  880  956  1090 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved