电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

514CAC000107BAG

产品描述ANY FREQUENCY I2C PROGRAMMABLE X
产品类别无源元件   
文件大小746KB,共38页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

514CAC000107BAG在线购买

供应商 器件名称 价格 最低购买 库存  
514CAC000107BAG - - 点击查看 点击购买

514CAC000107BAG概述

ANY FREQUENCY I2C PROGRAMMABLE X

514CAC000107BAG规格参数

参数名称属性值
类型XO(标准)
功能Enable/Disable (Reprogrammable)
输出CMOS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)26mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.197" 长 x 0.126" 宽(5.00mm x 3.20mm)

文档预览

下载PDF文档
Si514
A
N Y
-F
REQUENCY
I
2
C P
R OG R A MM A B L E
X O ( 1 0 0 k H
Z
Features
TO
250 MH
Z
)
Programmable to any frequency
from 100 kHz to 250 MHz
0.026 ppb frequency tuning
resolution
Glitch suppression on OE, power
on and frequency transitions
Low jitter operation
2- to 4-week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO for power supply
noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Industry standard 5x7, 3.2x5, and
2.5x3.2 mm packages
–40 to 85
o
C operation
Si5602
5x7mm, 3.2x5mm
2.5x3.2mm
Ordering Information:
See page 28.
Applications
All-digital PLLs
DAC+ VCXO replacement
SONET/SDH/OTN
3G-SDI/HD-SDI/SDI
Pin Assignments:
See page 27.
Datacom
Industrial automation
FPGA/ASIC clock generation
FPGA synchronization
SDA
SCL
GND
1
2
3
6
5
4
V
DD
Description
The Si514 user-programmable I
2
C XO utilizes Silicon Laboratories' advanced PLL
technology to provide any frequency from 100 kHz to 250 MHz with programming
resolution of 0.026 parts per billion. The Si514 uses a single integrated crystal and
Silicon Labs’ proprietary DSPLL synthesizer to generate any frequency across this
range using simple I
2
C commands. Ultra-fine tuning resolution replaces DACs and
VCXOs with an all-digital PLL solution that improves performance where
synchronization is necessary or in free-running reference clock applications. This
solution provides superior supply noise rejection, simplifying low jitter clock
generation in noisy environments. Crystal ESR and DLD are individually
production-tested to guarantee performance and enhance reliability.
The Si514 is factory-configurable for a wide variety of user specifications, including
startup frequency, I
2
C address, supply voltage, output format, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long lead
times and non-recurring engineering charges associated with custom frequency
oscillators.
CLK–
CLK+
Functional Block Diagram
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si514
NXP PLC2366定时器2中断程序
最近做项目使用了LPC2366单片机 要增加一个定时器中断来处理接收到的智能设备数据 一下为定时器2设置程序 void Timer2_init(void) { PCONP |= (1 << 22); //这里是开Timer2 定时器 ......
小魏哥哥 单片机
DIY的好处:让自己拥有一台高精度的数控电源
引自:http://www.ourdev.cn/bbs/bbs_content.jsp?bbs_sn=3551988&bbs_page_no=1&bbs_id=9999 DIY制作的好处:让自己拥有一台高精度的数控电源,同时了解数控电源设计要点。 如果你也想拥有 ......
老夫子 电源技术
外资公司招聘cadence高级工程师
NovelChip公司拓展中国业务,现招聘能熟练应用cadence工具进行芯片设计的高级工程师。 工作经历要求5年以上,有意者请联系我们。 eMail: zhangzhuo_ym@sina.com Tel: 010-58818986-810 章先 ......
renwanly 求职招聘
Win10 运行 bash
本帖最后由 574433742 于 2016-3-31 09:03 编辑 235426 Win 10 可以运行 Bash ,你信吗? 今晚23:30,微软将在美国旧金山莫斯康展览中心召开Build 2016开发者大会。据国外媒体报道, ......
574433742 聊聊、笑笑、闹闹
请教如何提高FPGA采样频率,162M以上跑的了吗?
用的FPGA是EP1C6Q240C8, 对前端一个解码芯片的数据进行采样,现在情况是当解码芯片输出的象素CLK(FPGA就是利用这个CLK采样解码芯片的数据)低于150M的时候图象质量挺好, 但是当CLK调到150,1 ......
eeleader FPGA/CPLD
FPGA可以实现施密特触发器吗
FPGA可以实现施密特触发器吗,逻辑库里面有没有现成的门电路,请高手解答,谢谢! ...
18772964987 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 855  318  582  1180  1552  8  14  7  12  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved