电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SIT8208AC-8F-33E-16.369000Y

产品描述-20 TO 70C, 7050, 10PPM, 3.3V, 1
产品类别无源元件    振荡器   
文件大小750KB,共15页
制造商SiTime
标准
下载文档 详细参数 全文预览

SIT8208AC-8F-33E-16.369000Y概述

-20 TO 70C, 7050, 10PPM, 3.3V, 1

SIT8208AC-8F-33E-16.369000Y规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称SiTime
Reach Compliance Codecompliant
Factory Lead Time8 weeks
其他特性ENABLE/DISABLE FUNCTION; ALSO COMPATIBLE WITH LVTTL OUTPUT; TR
最长下降时间2 ns
频率调整-机械NO
频率稳定性10%
JESD-609代码e4
安装特点SURFACE MOUNT
标称工作频率16.369 MHz
最高工作温度70 °C
最低工作温度-20 °C
振荡器类型LVCMOS
输出负载15 pF
物理尺寸7.0mm x 5.0mm x 0.9mm
最长上升时间2 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Palladium/Gold (Ni/Pd/Au)

文档预览

下载PDF文档
SiT8208
Ultra Performance Oscillator
The Smart Timing Choice
The Smart Timing Choice
Features
Applications
Any frequency between 1 and 80 MHz accurate to 6 decimal places
100% pin-to-pin drop-in replacement to quartz-based oscillators
Ultra low phase jitter: 0.5 ps (12 kHz to 20 MHz)
Frequency stability as low as ±10 PPM
Industrial or extended commercial temperature range
LVCMOS/LVTTL compatible output
Standard 4-pin packages: 2.5 x 2.0, 3.2 x 2.5, 5.0 x 3.2,
7.0 x 5.0 mm x mm
Instant samples with
Time Machine II
and
field programmable
oscillators
Outstanding silicon reliability of 2 FIT or 500 million hour MTBF
Pb-free, RoHS and REACH compliant
Ultra short lead time
SATA, SAS, Ethernet, PCI Express, video, WiFi
Computing, storage, networking, telecom, industrial control
Electrical Characteristics
[1]
Parameter
Output Frequency Range
Frequency Stability
Symbol
f
F_stab
Min.
1
-10
-20
-25
-50
First year Aging
10-year Aging
Operating Temperature Range
T_use
F_aging
-1.5
-5
-20
-40
Supply Voltage
Vdd
1.71
2.25
2.52
2.97
Current Consumption
OE Disable Current
Idd
I_OD
Standby Current
I_std
Duty Cycle
Rise/Fall Time
Output Voltage High
Output Voltage Low
Input Voltage High
Input Voltage Low
Input Pull-up Impedance
DC
Tr, Tf
VOH
VOL
VIH
VIL
Z_in
45
90%
70%
2
Typ.
1.8
2.5
2.8
3.3
31
29
1.2
100
Max.
80
+10
+20
+25
+50
+1.5
+5
+70
+85
1.89
2.75
3.08
3.63
33
31
31
30
70
10
55
2
10%
30%
250
Unit
MHz
PPM
PPM
PPM
PPM
PPM
PPM
°C
°C
V
V
V
V
mA
mA
mA
mA
A
A
%
ns
Vdd
Vdd
Vdd
Vdd
kΩ
MΩ
15 pF load, 10% - 90% Vdd
IOH = -6 mA, IOL = 6 mA, (Vdd = 3.3V, 2.8V, 2.5V)
IOH = -3 mA, IOL = 3 mA, (Vdd = 1.8V)
No load condition, f = 20 MHz, Vdd = 2.5V, 2.8V or 3.3V
No load condition, f = 20 MHz, Vdd = 1.8V
Vdd = 2.5V, 2.8V or 3.3V, OE = GND, output is Weakly Pulled
Down
Vdd = 1.8 V. OE = GND, output is Weakly Pulled Down
Vdd = 2.5V, 2.8V or 3.3V, ST = GND, output is Weakly Pulled
Down
Vdd = 1.8 V. ST = GND, output is Weakly Pulled Down
25°C
25°C
Extended Commercial
Industrial
Supply voltages between 2.5V and 3.3V can be supported.
Contact
SiTime
for additional information.
Inclusive of Initial tolerance at 25 °C, and variations over
operating temperature, rated power supply voltage and load
Condition
Frequency Range
Frequency Stability and Aging
Operating Temperature Range
Supply Voltage and Current Consumption
LVCMOS Output Characteristics
Input Characteristics
Pin 1, OE or ST
Pin 1, OE or ST
Pin 1, OE logic high or logic low, or ST logic high
Pin 1, ST logic low
Note:
1. All electrical specifications in the above table are specified with 15 pF output load and for all Vdd(s) unless otherwise stated.
SiTime Corporation
Rev. 1.02
990 Almanor Avenue
Sunnyvale, CA 94085
(408) 328-4400
www.sitime.com
Revised June 24, 2013
为什么说 GaN 是 5G 的超级“动力”
虽然有些人认为 GaN 仍是一种相对较新的技术,但却无法否认它跻身一流技术行列的事实。GaN(又名“氮化镓”)技术即将取代硅 LDMOS,后者一直以来都是高功率应用的首选。GaN 是一种 I ......
石榴姐 无线连接
《电源设计基础》书评
  最近收到eeworld送来的一本书《电源设计基础》,阅读后感触颇多。现在把这些想法贴出来与大家共享。   任何一台电子设备里面都有电源,无论这台电子设备用于什么目的。   即使是最普 ......
maychang 电源技术
CMOS的正常工作电流下CMOS电路设计问题
这次遇到的问题是这样的,由于LDO的电源输出能力有限,同时也是保证可靠性,某些保护电路必须直接电源上,这里需要注释的是,LIMP HOME“跛行回家”即使我们的5V系统出现了问题,我 ......
火辣西米秀 模拟与混合信号
笔记本电池专用料
http://forum.esm-cn.com/images/attachments/201001/73459_1114.jpg FDS6690A FAIRCHILD 09+ 100K AO4468 AOS 09+ 300K APM4435A ANPEC 09+ 200K APM4307K ......
hwdwgwydz 单片机
电路板书架-原来电路也可以如此简约
电路板书架,简单,美观。 原来错综复杂的电路图也可以如此简约好看。 即体现了职业,又显示了品位。你是不是也想有一套? 37458 安装图纸 37459...
ZYXWVU DIY/开源硬件专区
基于FPGA的高阶数字锁相环的设计
上述代码经过在Quartus II上编译仿真后其波形如图2所示。 http://www.21ic.com/d/file/200903/33fdc2496fe0a2cd4278e948d76d6c86.jpg 设计中适当选取K值特别的重要。如果K值偏大,这样计数 ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1836  2654  2832  2669  2550  4  2  52  21  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved