电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591AD000127DG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591AD000127DG在线购买

供应商 器件名称 价格 最低购买 库存  
591AD000127DG - - 点击查看 点击购买

591AD000127DG概述

SINGLE FREQUENCY XO, OE PIN 1

591AD000127DG规格参数

参数名称属性值
类型XO(标准)
频率127kHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)125mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
求助,brd文件转ad的pcb文件
cadence也装了,但是在ad中import wizard中analyzing files时候总是报错,有能帮忙转的朋友吗?求帮助!!! ...
sqlchan PCB设计
菜鸟求教cpld相关问题
现在刚刚学习cpld,用的epm240,有两个问题想求助: 1、之前在网上看资料说epm240有240个逻辑单元,只有240个寄存器,但是在程序里设置reg mem,往里边存数据时不会报错,并且可以执行,这是为 ......
jklas FPGA/CPLD
C6678多核应用的cache小测试
C6678多核之间在MSMC中交互数据,默认会用到L1D cache 数据一致性问题是很令人困扰的。 小测试验证了关于L1D cache 的linesize 是64Byte 初始化: if(DNUM == 0) { (unsigned int)(0x0C33 ......
Jacktang DSP 与 ARM 处理器
接地技术
本帖最后由 qwqwqw2088 于 2016-12-24 21:22 编辑 1.接地的种类和目的 一种接地是安全保护接地。主要包括:为防止电力设施或电子电气设备绝缘损坏,危及人身安全而设置的保护接地;为消除生 ......
qwqwqw2088 模拟与混合信号
下载应用文章有礼啦!新方案新标准:助你克服第四代I/O应用中的接收机测试挑战!
活动概况 下载应用文章:克服第四代I/O应用中的接收机测试挑战,助力您应对接收机测试挑战!获取重要信息,了解如何使用误码率测试仪,克服第四代接收机一致性测试和诊断测试中面临的各种新挑战 ......
EEWORLD社区 测试/测量
请问我这个IO控制电源开关电路还有的救吗? 可否用三极管替代双向可控硅?
https://bbs.eeworld.com.cn/thread-237290-1-1.html我用一块ARM9的板子, 供电是锂电池3.7V;目标:我有3个设备(电动机;蜂鸣器;AD模块),这些模块都要5v才能工作。于是我就加一个升压板(3v ......
vcxz_1982 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 775  954  482  2212  23  45  44  59  43  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved