电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590RC-CDG

产品描述OSC PROG LVPECL 2.5V EN/DS SMD
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

590RC-CDG概述

OSC PROG LVPECL 2.5V EN/DS SMD

590RC-CDG规格参数

参数名称属性值
类型XO(标准)
可编程类型由 Digi-Key 编程(请在网站订购单中输入您需要的频率)
可用频率范围215MHz ~ 524.999MHz
功能启用/禁用
输出LVPECL
电压 - 电源2.5V
频率稳定度±20ppm
频率稳定性(总体)±30ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)125mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
基于MSP430F5438的 DCO倍频至8MHZ实例代码
1.平台说明 MS430F5438 view plain copy // 时钟默认情况 // FLL时钟 FLL选择 XT1 // 辅助时钟 ACLK选择 XT1 32768Hz // 主系统时钟 MCLK选择 DCOCLKDIV 10 ......
fish001 微控制器 MCU
关于异质结BJT
异质结,其实并非新鲜事物, 矿石收音机中五花八门的检波矿石组合,世上第一只BJT(点触型的),合金(铟锗组合),以半导体制造的温差电偶,就是异质结!...
hk6108 聊聊、笑笑、闹闹
Tiva 使用RTC功能注意下哦!
1. Tiva全系列MCU的Timer可以作为RTC模式但是不支持calendar功能。2.Tiva 123系列MCU的Hibernation模块的RTC同样不支持calendar功能。3. Tiva 129系列MCU的Hibernation模块的RTC支持calendar功 ......
蓝雨夜 微控制器 MCU
新的 WiFi 6E 和 WiFi 7 标准:市场和应用
WiFi 一直在将其容量和应用从计算机和网络扩展到移动、消费者和物联网相关设备。WiFi 行业设定 WiFi 6 标准以涵盖低功耗物联网节点和宽带应用。WiFi 6E和WiFi 7增加了新的 6GHz 频谱,以解决更 ......
石榴姐 机器人开发
PCB设计中电源布局、网口电路、音频走线应该注意哪些问题
本期干货:PCB设计中电源布局、网口电路、音频走线应该注意哪些问题呢?一.电源布局http://p3.pstatp.com/large/39f900044e94f7ca034f1、电源入口处随着电流方向电容摆放顺序:由大到小2、电源 ......
板儿妹0517 PCB设计
拆一个三十块钱买的国产山寨平板
我爸在早市上花三十块钱买的韩国产“三星”平板,说普通充电器不能充电,拿过来让我试试,看到平板我就懵了,这真的是韩国产的“三星”吗?我决定让他见识见识这个平板内部做工314037 这样的 ......
eric_wang 以拆会友

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 718  1208  2689  374  2775  45  11  20  16  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved