电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

599NGC000112DG

产品描述OSC VCXO 10.0000MHZ LVDS SMD
产品类别无源元件   
文件大小550KB,共27页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

599NGC000112DG在线购买

供应商 器件名称 价格 最低购买 库存  
599NGC000112DG - - 点击查看 点击购买

599NGC000112DG概述

OSC VCXO 10.0000MHZ LVDS SMD

599NGC000112DG规格参数

参数名称属性值
类型VCXO
频率10MHz
功能Enable/Disable (Reprogrammable)
输出LVDS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±50ppm
绝对牵引范围(APR)±35ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)110mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 9 8 / S i 5 9 9
10–810 M H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Features
I
2
C programmable output
frequencies from 10 to 810 MHz
0.5 ps RMS phase jitter
Superior power supply rejection:
0.3–0.4 ps additive jitter
Available LVPECL, CMOS, LVDS,
and CML outputs
1.8, 2.5, or 3.3 V supply
Pin- and register-compatible with
Si570/571
Programmable with 28 parts per
trillion frequency resolution
Integrated crystal provides stability
and low phase noise
Frequency changes up to
±3500 ppm are glitchless
–40 to 85 °C operation
Industry-standard 5x7 mm package
Si5602
Applications
Ordering Information:
SONET / SDH / xDSL
Ethernet / Fibre Channel
3G SDI / HD SDI
Multi-rate PLLs
Multi-rate reference clocks
Frequency margining
Digital PLLs
CPU / FPGA FIFO control
Adaptive synchronization
Agile RF local oscillators
See page 21.
Pin Assignments:
See page 20.
(Top View)
SDA
7
NC
1
2
3
8
SCL
6
5
4
V
DD
Description
The Si598 XO/Si599 VCXO utilizes Silicon Laboratories' advanced DSPLL®
circuitry to provide a low-jitter clock at any frequency. They are user-
programmable to any output frequency from 10 to 810 MHz with 28 parts per
trillion (PPT) resolution. The device is programmed via a 2-pin I
2
C compatible
serial interface. The wide frequency range and ultra-fine programming resolution
make these devices ideal for applications that require in-circuit dynamic frequency
adjustments or multi-rate operation with non-integer related rates. Using an
integrated crystal, these devices provide stable low jitter frequency synthesis and
replace multiple XOs, clock generators, and DAC controlled VCXOs.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Power Supply Filtering
Si598
SDA
Fixed
Frequency
Oscillator
Any Frequency
DSPLL®
10 to 810 MHz
Clock Synthesis
CLK+
CLK–
7
V
C
1
2
3
8
SCL
6
5
4
V
DD
Vc
(Si599)
OE
CLK–
CLK+
ADC
I2C Interface
GND
SDA
SCL
GND
Si599
Rev. 1.1 6/18
Copyright © 2018 by Silicon Laboratories
Si598/Si599
定向耦合器的类型和应用
471884 定向耦合器是一种极具使用价值的无源射频器件,其可从主传输路径中提取一小部分能量,并将其导向至一个或多个耦合端口。由于耦合端口与主传输路径之间具有高隔离度时较为有利,因此 ......
Jacktang 模拟与混合信号
【求助】求430开方的程序!
本人是菜鸟,不知道哪位大虾知道怎样用汇编程序实现开方的算法!先谢过了 ...
gf88688 微控制器 MCU
KW41Z部分实验不知怎么测试
KW41Z 关于蓝牙方面的实验目前只成功一个,还是参考如下文章的 https://bbs.eeworld.com.cn/forum. ... hlight=%C0%B6%D1%C0 我遗漏一个关键步骤,按下开发板上的 "SW4",按下后手机端的K ......
lzwml NXP MCU
请各位大侠帮忙看看这两个电容
5174351744请大家帮忙看看这两个电容分别是什么电容? 第一个电容上标有103,是不是表示容值为0.01uF? 第二个电容上标有L82,105, 是不是表示容值为1uF? 刚刚接触这方面,谢谢大家帮忙 ......
darkblue095 分立器件
WinCE5.0 PB的120天使用限制问题
如题,我的PB5.0用了一段时间后就弹出版120天的使用期限就要到了,而且重新安装都不行,哪位大哥知道如何破解啊??...
jackgongbuaa 嵌入式系统
80后 房子 票子 名誉 伤不起
北京政协委员梁蓓谈80后无力应对高房价的建议:我觉得80后男孩子如果买不起房子,80后女孩子可以嫁给 40岁的男人。80后的男人如果有条件了,到40岁再娶20岁的女孩子也是不错的选择。    【2 ......
ledjob88 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1271  805  2174  2402  1543  33  44  23  49  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved