电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570FAA001806DG

产品描述OSC XO 882.0000MHZ LVDS SMD
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570FAA001806DG在线购买

供应商 器件名称 价格 最低购买 库存  
570FAA001806DG - - 点击查看 点击购买

570FAA001806DG概述

OSC XO 882.0000MHZ LVDS SMD

570FAA001806DG规格参数

参数名称属性值
类型XO(标准)
频率882MHz
功能Enable/Disable (Reprogrammable)
输出LVDS
电压 - 电源2.25 V ~ 2.75 V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
flash 8M或者16M的文件系统怎么写?
要求实现一个文件系统,基于FLASH,实现createfile,openfile, deletefile等接口。各位给帮忙。谢谢...
snpty 嵌入式系统
[转]浅谈手机发射功率(上)
笔者从事手机测试校准系统集成有段时间,感觉到手机发射功率在不同的系统、不同的协议下有很多的不同。笔者对此深感有意思,故把PHS、GSM、cdma2000 1x、wcdma下对手机发射功率的规定罗列于此, ......
songbo 无线连接
xilinx fpga 小项目
有没有西安的朋友愿意接个小项目,用xilinx fpga实现一个非标准的SPI功能模块的,需要现场调试的,我们有硬件,需要您写代码和调试,有兴趣的可以联系我,419458768@qq.com ...
jacksonwang988 FPGA/CPLD
STM32L0官方HAL库例程为啥没有CUBEMX工程
一直玩STM32 一直用的标准库 这次玩L0 发现好像找不到标准库了 只支持HAL库 傻眼 于是坑此坑次看了下103的CUBEMX 跑了几个例程熟悉了一下 下载了STM32Cube_FW_L0_V ......
常见泽1 stm32/stm8
请问下.jic文件和sof有什么区别
请问下.jic文件和sof有什么区别? eeworldpostqq...
JFET FPGA/CPLD
我想出200金币能搞成一次活动么?
我想出200金币能搞成一次活动么? 收到过不少礼品奖品,金币也是论坛给的,得之于公,用之于公,还有点乐趣。 没细想,基于MSP430制作,时间一两个月甚至更长皆可,不一定要求多高深,但 ......
wangfuchong 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 618  2262  1784  210  46  31  42  13  22  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved