电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570EAA000107DG

产品描述OSC XO 10.0000MHZ LVPECL SMD
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570EAA000107DG在线购买

供应商 器件名称 价格 最低购买 库存  
570EAA000107DG - - 点击查看 点击购买

570EAA000107DG概述

OSC XO 10.0000MHZ LVPECL SMD

570EAA000107DG规格参数

参数名称属性值
Base ResonatorCrystal
类型XO(标准)
频率10MHz
功能启用/禁用(可编程)
输出LVPECL
电压 - 电源2.25 V ~ 2.75 V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
嵌入式系统应该如何学习?菜鸟的疑问
我是一个大学生,今年才大二,计算机系的学生。由于学校里没有嵌入式系统的课程,但是我现在想学习,就一时没有头绪。也查过很多的资料,互联网什么的都有过。但是本人呢了解,亲身经历过的人会 ......
wangtong0819 嵌入式系统
电池包设计要考虑的一些问题
作为一个动力电池包设计者,你可能属于电池厂家的工程技术部门,也可能是独立的第三方电池包设计公司,还可能是主机厂的员工。如果是后两种情形,你就很有可能遇到题目中的问题,面对一 ......
qwqwqw2088 模拟与混合信号
为什么手机操作系统要统一
现在手机操作系统统一是不是大势所趋?...
ojo 嵌入式系统
Launchpad msp430 PWM实验
#include "msp430g2231.h" #define PWM BIT6 int main( void ) { unsigned int i; unsigned char flag; flag = 1; i = 0; // Stop watchdog timer to prevent time out r ......
fish001 微控制器 MCU
夏宇闻老师谈FPGA工程师的入门学习(北京至芯FPGA学院)
夏宇闻老师谈FPGA工程师的入门学习(北京至芯FPGA学院) 1. 必须清楚自己究竟适合不适合做工程师。看看自己的性格特点,是不是特别安静,又耐得住寂寞。因为FPGA工程师是一个辛苦的工作,不 ......
fpgaw FPGA/CPLD
2014年全国电子设计大赛开始报名
本帖最后由 paulhyde 于 2014-9-15 03:18 编辑 2014全国电子设计大赛开始报名 今年参赛的都来聊聊呗 大家都准备的怎么样了 ...
jiegenghua900 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 621  1977  2026  2508  286  43  21  26  5  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved