电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570AAA000514DG

产品描述OSC XO 19.9820MHZ LVPECL SMD
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570AAA000514DG在线购买

供应商 器件名称 价格 最低购买 库存  
570AAA000514DG - - 点击查看 点击购买

570AAA000514DG概述

OSC XO 19.9820MHZ LVPECL SMD

570AAA000514DG规格参数

参数名称属性值
类型XO(标准)
频率19.982MHz
功能Enable/Disable (Reprogrammable)
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
瑞泰DSP全系列仿真器 ICETEK 5100 支持USB2.0
瑞泰DSP全系列仿真器 ICETEK 5100 支持USB2.0http://item.taobao.com/item.htm?id=1319286268976965闲置DSP全系列仿真器一个ICETEK-5100PP和ICETEK-5100USB1.1/2.0通用数字信号处理(DSP)开发 ......
xtp-dzgc 淘e淘
09年全国电子设计大赛自己整理的资料
本帖最后由 paulhyde 于 2014-9-15 09:18 编辑 09年全国电子设计大赛自己整理的资料 ...
yangjg 电子竞赛
uboot 编译器不支持浮点数怎么办
float Div; 编译就会出错 /usr/local/arm/arm-2009q3/bin/arm-none-linux-gnueabi-ld: error: Source object /usr/local/arm/arm-2009q3/bin/../lib/gcc/arm-none-linux-gnueabi/4.4.1/libgcc. ......
gooogleman 嵌入式系统
Cyclone V没有ALTPLL,用什么代替了?
在Add a PLL Megafunction时,发现其它器件有ALTPLL,而Cyclone V却没有,如果建立个简单工程,怎么产生时钟呢?...
dontium FPGA/CPLD
帮帮忙 看看这个程序的问题在哪儿?
大侠们帮忙看看这个程序24c64读写程序 在keilc上运行时提示target not created,电脑是win7系统,跟这个有关系吗?#include<reg52.h>#define uchar unsigned char#define uint unsigned in ......
LRF 嵌入式系统
一起开发嵌入式操作系统
打算开发嵌入式操作系统,召集有志同道合者,现在已经做好了semaphore部分,其它部分正在开发中,论坛:http://dawn.tech.topzj.com/index.php, 欢迎大家光临指导! ...
yytzc 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 913  433  287  1925  2511  35  43  21  48  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved