电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

534AC000203DG

产品描述QUAD FREQUENCY XO, OE PIN 2
产品类别无源元件   
文件大小445KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

534AC000203DG在线购买

供应商 器件名称 价格 最低购买 库存  
534AC000203DG - - 点击查看 点击购买

534AC000203DG概述

QUAD FREQUENCY XO, OE PIN 2

534AC000203DG规格参数

参数名称属性值
类型XO(标准)
频率 - 输出 1155.52MHz
频率 - 输出 2161.80984MHz
频率 - 输出 3165.04604MHz
频率 - 输出 4172.6423MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳8-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si534
R
EVISION
D
Q
UAD
F
R E Q U E N C Y
C
RYSTAL
O
S C I L L A T O R
(XO)
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Four selectable output frequencies
®
3rd generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Description
The Si534 quad frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si534
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si534 uses one fixed crystal to
provide a wide range of output frequencies. This IC-based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si534 IC-based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
FS[1]
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS[0]
(CMOS)
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si534
通过UART向PC机每100ms发送一个数据?
LM3S9B96通过UART每100毫秒向PC机发送一个数据,这个100毫秒应该怎么实现?加延时还是用定时器?具体怎么弄呢。 如果系统时钟是这样设置的话:SysCtlClockSet(SYSCTL_SYSDIV_1 | SYSCTL_USE_OS ......
喜鹊王子 微控制器 MCU
ThinkPad与联想和IBM的关系
请问各位高手,我在笔记本电脑的广告上看到了ThinkPad电脑,感觉质量很不错。看到ThinkPad笔记本上印刷着IBM标志。可是广告上却写着:“A Product of lenovo”翻译过来是“联想产品”。那么Thin ......
chenzh 嵌入式系统
你的芯币和E金币发霉啦!——快来换礼品吧~~
本帖最后由 cardin6 于 2016-3-26 23:26 编辑 话说,留着这么多E金币的用处在哪里呢。。。 现在大家可以到创意集市板块来跟帖参与兑换一些有趣的3D打印玩偶 第一波兑换活动暂告一 ......
cardin6 创意市集
28035的CLA可以用于I2C吗?
28035的CLA可以用于I2C吗?...
l0700830216 微控制器 MCU
DSP系统设计-干扰与板的布局相关问题
问:器件布局应重点考虑哪些因素?例如在集中抄表系统中? 答:可用TMS320VC5402,成本不是很高。器件布局重点应是存贮器与DSP的接口。 问:在设计DSP的PCB板时应注意哪些问题? 答:1 ......
火辣西米秀 DSP 与 ARM 处理器
100块汽油近50块税,你知道都是哪些税吗?(转)
http://mmbiz.qpic.cn/mmbiz/sQpXLSsVx7gicYATlYnCfiaibX9MJdw3Wm6RWH2aJAxpNwy3r5x3ZGJvyW3PKD07kKOZdQV1H3ojnNMexicTAxCKGA/0 近日,布伦特原油期货跌至近六年低位45美元/桶。记者从省物价局 ......
mmmllb 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 222  223  262  1746  724  5  6  36  15  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved