电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVC1G332GW,125

产品描述IC GATE OR 1CH 3-INP 6TSSOP
产品类别逻辑    逻辑   
文件大小228KB,共19页
制造商Nexperia
官网地址https://www.nexperia.com
下载文档 详细参数 选型对比 全文预览

74LVC1G332GW,125概述

IC GATE OR 1CH 3-INP 6TSSOP

74LVC1G332GW,125规格参数

参数名称属性值
Brand NameNexperia
厂商名称Nexperia
Objectid4002387593
零件包装代码TSSOP
包装说明TSSOP,
针数6
制造商包装代码SOT363
Reach Compliance Codecompliant
Factory Lead Time8 weeks
compound_id229139862
Samacsys Description74LVC1G332 - Single 3-input OR gate@en-us
系列LVC/LCX/Z
JESD-30 代码R-PDSO-G6
JESD-609代码e3
长度2 mm
逻辑集成电路类型OR GATE
湿度敏感等级1
功能数量1
输入次数3
端子数量6
最高工作温度125 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度)260
传播延迟(tpd)21.5 ns
认证状态Not Qualified
座面最大高度1.1 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)1.65 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层Tin (Sn)
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度1.25 mm

文档预览

下载PDF文档
74LVC1G332
Single 3-input OR gate
Rev. 8 — 4 December 2017
Product data sheet
1
General description
The 74LVC1G332 provides one 3-input OR function.
Inputs can be driven from either 3.3 V or 5 V devices. This feature allows the use of
these devices as translators in mixed 3.3 V and 5 V applications.
Schmitt-trigger action at all inputs makes the circuit tolerant of slower input rise and fall
time.
This device is fully specified for partial power-down applications using I
OFF
. The I
OFF
circuitry disables the output, preventing the damaging backflow current through the
device when it is powered down.
2
Features and benefits
Wide supply voltage range from 1.65 V to 5.5 V
High noise immunity
Complies with JEDEC standard:
JESD8-7 (1.65 V to 1.95 V)
JESD8-5 (2.3 V to 2.7 V)
JESD8B/JESD36 (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F exceeds 2 000 V
MM JESD22-A115-A exceeds 200 V
CDM JESD22-C101-C exceeds 1000 V
±24 mA output drive (V
CC
= 3.0 V)
CMOS low power consumption
Latch-up performance exceeds 250 mA
Direct interface with TTL levels
Inputs accept voltages up to 5 V
Multiple package options
Specified from -40 °C to +85 °C and -40 °C to +125 °C

74LVC1G332GW,125相似产品对比

74LVC1G332GW,125 935307075147 74LVC1G332GV,125 74LVC1G332GF,132 74LVC1G332GN,132 74LVC1G332GS,132 74LVC1G332GM,115 74LVC1G332GXZ 74LVC1G332GM,132
描述 IC GATE OR 1CH 3-INP 6TSSOP IC GATE OR 1CH 3-INP X2SON6Q2 IC GATE OR 1CH 3-INP 6TSOP IC GATE OR 1CH 3-INP 6XSON IC GATE OR 1CH 3-INP 6XSON IC GATE OR 1CH 3-INP 6XSON IC GATE OR 1CH 3-INP 6XSON 74LVC1G332 - Single 3-input OR gate 74LVC1G332 - Single 3-input OR gate SON 6-Pin
包装说明 TSSOP, X2SON-6 TSSOP, VSON, SON, VSON, VSON, HVBCC, VSON,
Reach Compliance Code compliant compliant compliant compliant compliant compliant compliant compliant compliant
系列 LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z
JESD-30 代码 R-PDSO-G6 R-PBCC-B6 R-PDSO-G6 S-PDSO-N6 R-PDSO-N6 S-PDSO-N6 R-PDSO-N6 R-PBCC-B6 R-PDSO-N6
长度 2 mm 1 mm 2.9 mm 1 mm 1 mm 1 mm 1.45 mm 1 mm 1.45 mm
逻辑集成电路类型 OR GATE OR GATE OR GATE OR GATE OR GATE OR GATE OR GATE OR GATE OR GATE
功能数量 1 1 1 1 1 1 1 1 1
输入次数 3 3 3 3 3 3 3 3 3
端子数量 6 6 6 6 6 6 6 6 6
最高工作温度 125 °C 125 °C 125 °C 125 °C 125 °C 125 °C 125 °C 125 °C 125 °C
最低工作温度 -40 °C -40 °C -40 °C -40 °C -40 °C -40 °C -40 °C -40 °C -40 °C
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 TSSOP HVBCC TSSOP VSON SON VSON VSON HVBCC VSON
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR SQUARE RECTANGULAR SQUARE RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, THIN PROFILE, SHRINK PITCH CHIP CARRIER, HEAT SINK/SLUG, VERY THIN PROFILE SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, VERY THIN PROFILE SMALL OUTLINE SMALL OUTLINE, VERY THIN PROFILE SMALL OUTLINE, VERY THIN PROFILE CHIP CARRIER, HEAT SINK/SLUG, VERY THIN PROFILE SMALL OUTLINE, VERY THIN PROFILE
传播延迟(tpd) 21.5 ns 21.5 ns 21.5 ns 21.5 ns 21.5 ns 21.5 ns 21.5 ns 21.5 ns 21.5 ns
座面最大高度 1.1 mm 0.35 mm 1.1 mm 0.5 mm 0.35 mm 0.35 mm 0.5 mm 0.35 mm 0.5 mm
最大供电电压 (Vsup) 5.5 V 5.5 V 5.5 V 5.5 V 5.5 V 5.5 V 5.5 V 5.5 V 5.5 V
最小供电电压 (Vsup) 1.65 V 1.65 V 1.65 V 1.65 V 1.65 V 1.65 V 1.65 V 1.65 V 1.65 V
标称供电电压 (Vsup) 1.8 V 1.8 V 1.8 V 1.8 V 3.3 V 3.3 V 1.8 V 1.8 V 1.8 V
表面贴装 YES YES YES YES YES YES YES YES YES
技术 CMOS CMOS CMOS CMOS CMOS CMOS CMOS CMOS CMOS
温度等级 AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE
端子形式 GULL WING BUTT GULL WING NO LEAD NO LEAD NO LEAD NO LEAD BUTT NO LEAD
端子位置 DUAL BOTTOM DUAL DUAL DUAL DUAL DUAL BOTTOM DUAL
宽度 1.25 mm 0.8 mm 1.5 mm 1 mm 0.9 mm 1 mm 1 mm 0.8 mm 1 mm
Brand Name Nexperia - Nexperia Nexperia Nexperia Nexperia Nexperia Nexperia Nexperia
厂商名称 Nexperia - Nexperia Nexperia Nexperia Nexperia Nexperia - Nexperia
零件包装代码 TSSOP - TSOP SON SON - SON - SON
针数 6 - 6 6 6 - 6 - 6
制造商包装代码 SOT363 - SOT457 SOT891 SOT1115 SOT1202 SOT886 SOT1255 SOT886
Samacsys Description 74LVC1G332 - Single 3-input OR gate@en-us - 74LVC1G332 - Single 3-input OR gate@en-us 74LVC1G332 - Single 3-input OR gate@en-us 74LVC1G332 - Single 3-input OR gate@en-us 74LVC1G332 - Single 3-input OR gate@en-us 74LVC1G332 - Single 3-input OR gate@en-us - 74LVC1G332 - Single 3-input OR gate@en-us
JESD-609代码 e3 e4 e3 e3 e3 e3 e3 - e3
湿度敏感等级 1 1 1 1 1 1 1 - 1
峰值回流温度(摄氏度) 260 NOT SPECIFIED 260 260 - - 260 NOT SPECIFIED 260
认证状态 Not Qualified - Not Qualified Not Qualified - - Not Qualified - Not Qualified
端子面层 Tin (Sn) Nickel/Palladium/Gold (Ni/Pd/Au) Tin (Sn) Tin (Sn) Tin (Sn) Tin (Sn) Tin (Sn) - Tin (Sn)
端子节距 0.65 mm - 0.95 mm 0.35 mm 0.3 mm 0.35 mm 0.5 mm - 0.5 mm
处于峰值回流温度下的最长时间 30 NOT SPECIFIED 30 30 - - 30 NOT SPECIFIED 30
遵照八大设计规则,帮你降低RF电路寄生信号
RF电路布局要想降低寄生信号,需要RF工程师发挥创造性。记住以下这八条规则,不但有助于加速产品上市进程,而且还可提高工作日程的可预见性。规则1:接地通孔应位于接地参考层开关处流经所布线 ......
maylove 模拟与混合信号
呼叫denis22380978
呼叫denis22380978,希望能现个身,有紧急的问题想要咨询denis22380978。...
wking1986 FPGA/CPLD
求ADC例程
小弟最近在学launchpad自带的片内ADC10.可是一直没搞通,有做出来了的分享下程序啊。谢谢!!!...
zonechou 微控制器 MCU
【100分求助】计算机组成原理课程设计
大家好。 小弟今年大三,做java开发,对汇编,单片机这样的东西是一点不懂,偏偏老师是一个非常严的人,课程设计一点一点查,抄是没的希望了,只能来这里求助了,望高手不吝赐教,先谢谢了。 ......
feigou 嵌入式系统
基于FPGA的64QAM星座图问题
115313 拜托大家! 我的课题是基于FPGA的64QAM调制,语言是verilog HDL,但是最终实现的星座图如图所示,星座点不理想,有明显的偏移现象,请问大家有没有遇到过类似的现象? 应该怎么解 ......
ybb6825291 FPGA/CPLD
单片机板上的晶振工作时是否有辐射?
请教单片机板上的晶振工作时是否有辐射?...
chutiandavid 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2893  129  443  1544  1356  59  3  9  32  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved