电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591KC-DDG

产品描述OSC PROG CML 1.8V 20PPM EN/DS
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

591KC-DDG概述

OSC PROG CML 1.8V 20PPM EN/DS

591KC-DDG规格参数

参数名称属性值
类型XO(标准)
可编程类型由 Digi-Key 编程(请在网站订购单中输入您需要的频率)
可用频率范围525MHz ~ 810MHz
功能启用/禁用
输出CML
电压 - 电源1.8V
频率稳定度±20ppm
频率稳定性(总体)±30ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)110mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
有一个问题,百思不得其解,一定要问问(请高手多多撒盐):
430中有一个寄存器“SCFI0”好像是设置fDCOCLK的频率的,最高可以到40MHZ,偶一直不知道这个频率和MCU的真实运行频率的关系,如果说我的实际频率为3MHZ,5MHZ、8MHZ,则fDCOCLK分别选择哪个范围 ......
yamyam 微控制器 MCU
如何在文件过滤驱动中实现两个目录的合并显示!!急急!!
在文件过滤驱动中,我想实现一个虚拟的目录,目录可以映射挎分区的文件或文件夹进来。 打开A文件夹时,显示A文件夹和B文件夹下的所有文件,该怎样实现,感觉SfDirectoryControl中的PFILE ......
cjxxzj 嵌入式系统
发一个视频,谁能猜出这是准备做什么
http://v.youku.com/v_show/id_XNzgxNzg0MzMy.html ...
littleshrimp 创意市集
今天收到魔方,接下来我被震惊了.....
刚吃完饭,接到快递公司电话,想想应该是魔方到了,可是当我转了一下之后,被震惊了。。。。晒图。。...
小鹰fighting 聊聊、笑笑、闹闹
CSS样式更改——裁剪、Z-Index、清除、改变元素的特性
对元素某块区域就行剪切 img{ clip:rect(23px,14px,45px,54px) } rect (top, right, bottom, left) 设置元素的形状 auto 不应用任何剪裁 ###2.Z-Index 设置元素的堆叠顺序 div{ z ......
灞波儿奔 DSP 与 ARM 处理器
STC89C52单片机下载程序的奇怪问题
刚焊好MAX232(包括5个0.1uF的无极性电容),单片机(89C52),电源电路的板子。在教室我用的那台电脑上,用STC-ISPV3.5不能下程序,V3.5根本没反应,换成V3.9就可以下载程序了。 回到家,那才 ......
ounie 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1680  2566  2322  1476  2625  5  33  58  52  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved