电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

510PCA12M8000BAG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小683KB,共31页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

510PCA12M8000BAG在线购买

供应商 器件名称 价格 最低购买 库存  
510PCA12M8000BAG - - 点击查看 点击购买

510PCA12M8000BAG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

510PCA12M8000BAG规格参数

参数名称属性值
类型XO(标准)
频率12.8MHz
功能启用/禁用
输出CMOS
电压 - 电源2.5V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)26mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.197" 长 x 0.126" 宽(5.00mm x 3.20mm)
高度 - 安装(最大值)0.050"(1.28mm)
电流 - 电源(禁用)(最大值)18mA

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z TO
2 5 0 M H
Z
Features
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7, 3.2 x 5,
and 2.5 x 3.2 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
2.5x3.2mm
5x7mm and 3.2x5mm
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si510/511
移植MicroPython到SensorTile的过程
本帖最后由 dcexpert 于 2017-1-20 00:41 编辑 两周前就应该写这一篇,但是因为各种原因耽误下来。今天晚上,终于抽出时间,将移植过程整理出来。在移植过程中,遇到不少新问题,经过反复研 ......
dcexpert MicroPython开源版块
2017年全国电子设计大赛控制类
控制类需要注意什么,预测是什么,大家来讨论讨论,给点意见 ...
无敌超超 电子竞赛
软盘的保护和使用
  为了更好的保护软盘,特将注意事项列举如下:     在软盘上打几个洞,就可以从多个点同时对软盘进行操作,可以大大提高数据的存取速度。   定期向软盘上喷杀虫剂,预防病毒的扩散。 ......
gaoyanmei 聊聊、笑笑、闹闹
两种串口中断接受的差别
// 协议是 '@' + byte + byte + ‘#’ void serial(void) interrupt 4 { if (RI) { if(SBUF=='@') { RI=0; while(1) // One byte one time ,wait unti ......
shizibaihe 嵌入式系统
关于STM8的程序烧写,用STVD和STVP烧写存在运行差异问题
最近在用STM8S003F3,用STVP烧写.s19文件运行OK,在STVD下直接写并脱机运行时会出问题。仅管不影响使用,但是这个问题挺困惑的。不知道有没有朋友也碰到过这样的情况。PS:STVP和STVD采用的都是 ......
swisor stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2773  825  2602  268  2878  2  38  51  19  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved