电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

598AAA000112DGR

产品描述OSC XO 10.0000MHZ LVPECL SMD
产品类别无源元件   
文件大小550KB,共27页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

598AAA000112DGR在线购买

供应商 器件名称 价格 最低购买 库存  
598AAA000112DGR - - 点击查看 点击购买

598AAA000112DGR概述

OSC XO 10.0000MHZ LVPECL SMD

598AAA000112DGR规格参数

参数名称属性值
类型XO(标准)
频率10MHz
功能Enable/Disable (Reprogrammable)
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 9 8 / S i 5 9 9
10–810 M H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Features
I
2
C programmable output
frequencies from 10 to 810 MHz
0.5 ps RMS phase jitter
Superior power supply rejection:
0.3–0.4 ps additive jitter
Available LVPECL, CMOS, LVDS,
and CML outputs
1.8, 2.5, or 3.3 V supply
Pin- and register-compatible with
Si570/571
Programmable with 28 parts per
trillion frequency resolution
Integrated crystal provides stability
and low phase noise
Frequency changes up to
±3500 ppm are glitchless
–40 to 85 °C operation
Industry-standard 5x7 mm package
Si5602
Applications
Ordering Information:
SONET / SDH / xDSL
Ethernet / Fibre Channel
3G SDI / HD SDI
Multi-rate PLLs
Multi-rate reference clocks
Frequency margining
Digital PLLs
CPU / FPGA FIFO control
Adaptive synchronization
Agile RF local oscillators
See page 21.
Pin Assignments:
See page 20.
(Top View)
SDA
7
NC
1
2
3
8
SCL
6
5
4
V
DD
Description
The Si598 XO/Si599 VCXO utilizes Silicon Laboratories' advanced DSPLL®
circuitry to provide a low-jitter clock at any frequency. They are user-
programmable to any output frequency from 10 to 810 MHz with 28 parts per
trillion (PPT) resolution. The device is programmed via a 2-pin I
2
C compatible
serial interface. The wide frequency range and ultra-fine programming resolution
make these devices ideal for applications that require in-circuit dynamic frequency
adjustments or multi-rate operation with non-integer related rates. Using an
integrated crystal, these devices provide stable low jitter frequency synthesis and
replace multiple XOs, clock generators, and DAC controlled VCXOs.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Power Supply Filtering
Si598
SDA
Fixed
Frequency
Oscillator
Any Frequency
DSPLL®
10 to 810 MHz
Clock Synthesis
CLK+
CLK–
7
V
C
1
2
3
8
SCL
6
5
4
V
DD
Vc
(Si599)
OE
CLK–
CLK+
ADC
I2C Interface
GND
SDA
SCL
GND
Si599
Rev. 1.1 6/18
Copyright © 2018 by Silicon Laboratories
Si598/Si599
4位数码管电子钟
制作一个用4位集成共阴数码管显示时、分计时功能的电子钟,显示格式为:“时:分”,秒用LED显示; 程序无法使led每秒闪一次 可以帮忙修改一下吗?...
15678290927 51单片机
mega16jtag问题
为什么我把1602三个控制线设置在jtag的四个引脚的三个时,1602就不工作了呢?而三个控制线设置在其他随便那个脚1602都可以工作。请问谁也遇到过这个问题啊?...
落日归侠 Microchip MCU
Verilog模块间通信
我现在做了两个模块,在Top里实例化后,单独工作都能正常.我的两个模块,分别是计数,显示(数码管),我现在将两个实例连接,计数的结果,传给显示模块显示.综合时出现问题.说Count(也就是计数结果)被连 ......
flyaqiao FPGA/CPLD
Enhance Your Driving Experience with TI's "Jacinto 6" Platform
本帖最后由 德州仪器_视频 于 2015-3-13 16:39 编辑 This is a fusion between traditional infotainment, cluster, heads-up display and informational ADAS (Surround view and front cam ......
德州仪器_视频 DSP 与 ARM 处理器
请教一个文件查找的问题
我想在一目录下查找*.bmp文件,写了如下代码,编译有错误,请高手指点~~ 主要代码如下 HANDLE hFile = NULL; WIN32_FIND_DATAA lpFindFileData; // BOOL bContinue = FALSE; int i = 0 ......
fsadfsfsf 嵌入式系统
CE 4.2 莫名产生文件现象
我用的Win CE 4.2操作系统,带硬盘的,在Hard Disk2(第二个分区)的根目录中莫名产生很多文件,有的只有文件名无大小无产生时间,有的有大小有产生时间,其时间为1980-4-7。这些文件是怎样产生 ......
yb2004 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 517  2725  1339  2069  1114  55  7  20  6  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved