电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DA622M080BGR

产品描述CRYSTAL OSCILLATOR (XO) (10 MHZ TO 1.4 GHZ)
文件大小166KB,共10页
制造商SILABS
官网地址http://www.silabs.com
下载文档 全文预览

531DA622M080BGR概述

CRYSTAL OSCILLATOR (XO) (10 MHZ TO 1.4 GHZ)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
P
R E L I M I N A R Y
D
A TA
S
H E E T
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 6.
Applications
SONET/SDH
Networking
SD/HD video
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 5.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK+
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Preliminary Rev. 0.4 5/06
Copyright © 2006 by Silicon Laboratories
Si530/531
This information applies to a product under development. Its characteristics and specifications are subject to change without notice.
WINCE 休眠唤醒后第一次执行的代码在哪里
我用的是pxa270 mainstone iii的bsp 现在是好像能够休眠了,但是我发现我唤醒的时候只能是背光亮了一下 ,想追查代码可是不知道休眠唤醒后第一次执行的代码在那里 请各位大侠指点...
lawly 嵌入式系统
【新年新计划】计划这么多一定会实现
1、学习更多技能。正所谓艺多不压身,人真正的强大,是人的学习能力。 2、提高自己的素养。有时候脾气不好的时候,喜欢骂人,不好。尽量控制自己的情绪,多理解别人。 3、赚多点钱。要多做点 ......
a178105 聊聊、笑笑、闹闹
有没有人想要
...
hzhanhai stm32/stm8
凌阳集团2011校园招聘开始了!
凌阳教育将携手凌阳集团下辖企业:凌阳爱普(北京)\北阳电子(北京)\凌阳利华(深圳)\凌嘉科技(深圳)\上海凌阳(上海)\凌阳成芯(成都)等举行2011校园招聘。凌阳教育是全国唯一原厂嵌入 ......
woxuebj 求职招聘
MCU ADC输入引脚需要串联电阻吗?为何呢?
MCU ADC输入引脚需要串联电阻吗?为何呢? 像下图所示的电路,R1的作用是什么呢? IC输出一个电流,给MCU,转换成电压,被MCU识别, 我想问这个MCU得AD输入引脚是高阻态状态吗?有很 ......
小太阳yy 模拟电子
请问关于c55x 的地址空间的问题
现在我的操作就局限在 0~ 0x0ffff , 而我想使用 0x10000~0x28000 这部分存储, 只是现在遇到了如果使用 0x1ffff 这个内存 , 系统会自动把这个地址认为 0x0ffff ,把高位的1给去掉, 而产 ......
moto8088 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2821  1569  93  1294  1813  44  54  56  57  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved