电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591AD148M500DGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591AD148M500DGR在线购买

供应商 器件名称 价格 最低购买 库存  
591AD148M500DGR - - 点击查看 点击购买

591AD148M500DGR概述

SINGLE FREQUENCY XO, OE PIN 1

591AD148M500DGR规格参数

参数名称属性值
类型XO(标准)
频率148.5MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)125mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
FPGA下载程序失败
本人自己画了一块FPGA玩,但是焊接完发现下载补了程序,求大神们指教。下载失败警告: 296226 板子的原理图主要如下: 296227 296229 我焊好了主要部分,上电IO口的电压居然是3.9V,而 ......
20ling FPGA/CPLD
有谁用过索尼的SNC-RZ30P网络摄像机做过二次开发啊?
最近买了几台索尼的SNC-RZ30P网络摄像机做目标跟踪用,但苦于一直找不到SDK或API,那位大虾用过,SDK或者自己开发的代码,都行。麻烦发一下,或者正在做的可以讨论一下。在下的qq:158331504,e ......
dym77314029 嵌入式系统
无人机常用算法——卡尔曼滤波器(九)
3.3 线性化 EKF 滤波的误差补偿及注意事项 因为扩展卡尔曼滤波算法是由泰勒级数的一阶或二阶展开式获得,并忽略了高阶项,这样在滤波过程中要引入一定的线性化误差,可采用以下补偿方法:1 为补 ......
sigma 电子竞赛
写个DS18B20初始化程序,死活没反应
周末开始做毕业设计。 首先是要用单片机读取DS18B20的数据。 看了一两天时序,基本看懂了,首先想写一个初始化程序,让单片机发现DS18B20的存在。结果发现压根没反应。 说说我做的情况。 ......
辛昕 51单片机
IR2118驱动没输出
最近想用MOS管做个加热控制,用IR2118驱动怕电源一直导通自举电路起不来,所以加了个DCDC,但是测量输入信号为低电平的时候没有输出,或者偶尔有输出但是一接负载又没了。测量VB和VS是有12V电压 ......
sgg19964 电源技术
请问MSP430FR4133用多少版本的IAR
我用IAR6.4连FET430UIF,无法下载程序,FET430UIF没问题,程序也能编译 就是无法下载,迪一声,就完了...
QIHAO74 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 361  2756  1127  792  2169  18  39  36  29  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved