电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591AD000391DGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591AD000391DGR在线购买

供应商 器件名称 价格 最低购买 库存  
591AD000391DGR - - 点击查看 点击购买

591AD000391DGR概述

SINGLE FREQUENCY XO, OE PIN 1

591AD000391DGR规格参数

参数名称属性值
类型XO(标准)
频率391kHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)125mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
altium designer 16.0.5 移动铜箔后,焊盘的泪滴就自动删除。
本帖最后由 遨游 于 2016-9-5 16:46 编辑 altium designer 16.0.5 移动铜箔后,焊盘的泪滴就自动删除。大家使用有没有遇到这个问题啊? ...
遨游 PCB设计
悄悄告诉大家 鸟哥的私房菜基础篇第三版 来了
不废话了直接上链接http://u.115.com/file/f313302fb2,哈哈哈哈,鸟哥的linux确实不错啊...
张无忌1987 嵌入式系统
一个决定
上周五晚上,玩游戏,玩得有点过度。搞的很晚。很疲惫。我意识到,不能再这样了。严重伤害眼睛,身体,和精神。于是,我决定,从这次游戏后,在这个地方,过了零点,不再开始新的一局。就像当初 ......
ienglgge 聊聊、笑笑、闹闹
自己写的第一个程序就不成功~来骂我顿吧
/*程序功能:接收PC机十六进制数据后传至pc机显示数据格式:十六进制 帧头:FD 帧尾: FE*/#include "msp430x14x.h"#define uint unsigned int#define uchar unsigned char#define CPU_F ((do ......
飞翔的兔子 微控制器 MCU
SPI NAND flash 简介
在嵌入式系统领域,做为存储设备的NOR flash和NAND flash,大家应该不陌生。早期NOR flash的接口是并行口的形式,也就是把数据线,地址线并排设置与IC的管脚中。但是由于不同容量的并行口NO ......
dctmonica ARM技术
如何在CCS6.0中导入TivaWare
如何在CCS6.0中导入TivaWare,TI的快速入门手册V1.0中没有对CCS6.0的支持...
flashtt 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 117  26  453  1392  1018  1  7  16  3  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved