电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

595AE156M250DG

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-8
产品类别无源元件   
文件大小404KB,共17页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

595AE156M250DG在线购买

供应商 器件名称 价格 最低购买 库存  
595AE156M250DG - - 点击查看 点击购买

595AE156M250DG概述

VCXO; DIFF/SE; SINGLE FREQ; 10-8

595AE156M250DG规格参数

参数名称属性值
类型VCXO
频率156.25MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
绝对牵引范围(APR)±65ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)135mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si595
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10
TO
810 MH
Z
Features
Available with any-rate output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with
superior jitter performance
Internal fixed fundamental mode
crystal frequency ensures high
reliability and low aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating range
Si5602
Applications
Ordering Information:
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
FTTx
Clock recovery and jitter cleanup PLLs
FPGA/ASIC clock generation
See page 9.
Description
The Si595 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si595 is available with
any-rate output frequency from 10 to 810 MHz. Unlike traditional VCXOs,
where a different crystal is required for each output frequency, the Si595
uses one fixed crystal to provide a wide range of output frequencies. This IC-
based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides supply noise rejection, simplifying the task of generating low-jitter
clocks in noisy environments. The Si595 IC-based VCXO is factory-
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, tuning slope, and absolute pull range (APR).
Specific configurations are factory programmed at time of shipment, thereby
eliminating the long lead times associated with custom oscillators.
Pin Assignments:
See page 8.
(Top View)
V
C
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10–810 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si595
USB设备通信问题
USB设备,安装驱动后,显示为不可用状态;将设备拔下来之后,重插之后,设备就正常了。 或者是先将设备插入机器,不安装驱动,拔下来重新插上,再装驱动,设备也是正常的。 总之,只要装驱动 ......
xianfeng77 嵌入式系统
360拆机图,先睹为快
本帖最后由 jameswangsynnex 于 2015-3-3 20:02 编辑 好的IC可以直接看到mark和型号 本帖最后由 wstt 于 2012-6-27 20:25 编辑 ] ...
wstt 消费电子
MSP430系列单片示例代码
本帖最后由 paulhyde 于 2014-9-15 09:25 编辑 69361 ...
电子竞赛 电子竞赛
当NAND flash执行erase all blocks操作时,若某一block执行erase后返回info为OK,是否可以确信该block就valid了?
以下是某一NAND flash的erase all blocks源码. /*F************************************************************************** * NAME: nf_erase_all_block *------------------------- ......
truelygo 嵌入式系统
已解决
本帖最后由 希西卡 于 2017-7-20 16:49 编辑 已解决...
希西卡 电子竞赛
无线收发+超声波
146333 为什么超声波的值没有变化啊?那就是只能发出一次数据咯?为什么啊? ...
农逸 Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1263  993  2893  480  2340  41  22  15  11  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved