电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SI5355A-B01700-GM

产品描述ANY FREQUENCY, ANY OUTPUT, 8-OUT
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小655KB,共22页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

SI5355A-B01700-GM在线购买

供应商 器件名称 价格 最低购买 库存  
SI5355A-B01700-GM - - 点击查看 点击购买

SI5355A-B01700-GM概述

ANY FREQUENCY, ANY OUTPUT, 8-OUT

SI5355A-B01700-GM规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明QCCN, LCC24,.16SQ,20
Reach Compliance Codeunknown
JESD-30 代码S-PQCC-N24
端子数量24
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码QCCN
封装等效代码LCC24,.16SQ,20
封装形状SQUARE
封装形式CHIP CARRIER
电源1.8/3.3 V
认证状态Not Qualified
最大压摆率60 mA
表面贴装YES
温度等级INDUSTRIAL
端子形式NO LEAD
端子节距0.5 mm
端子位置QUAD
Base Number Matches1

文档预览

下载PDF文档
S i535 5
A
N Y
-F
R E Q U E N C Y
1–20 0 MH
Z
Q
U A D
F
R E Q U E N C Y
8-O
U T P U T
C
L O C K
G
E N E R A T O R
Features
Generates any frequency from 1 to
200 MHz on each of the 4 output banks
Eight CMOS clock outputs
Guaranteed 0 ppm frequency synthesis
error for any combination of frequencies
25 or 27 MHz xtal or 5–200 MHz input clk
Five programmable control pins (output
enable, frequency select, reset)
Separate OEB pins to disable individual
banks or all outputs
Loss of signal output
Low 50 ps (typ) pk-pk period jitter
Phase jitter: 2 ps rms 12 kHz–20 MHz
Excellent PSRR performance
eliminates need for external power
supply filtering
Low power: 45 mA (core)
Core VDD: 1.8, 2.5, or 3.3 V
Separate VDDO for each bank of
outputs: 1.8, 2.5, or 3.3 V
Small size: 4x4 mm 24-QFN
Industrial temperature range:
–40 to +85 °C
Custom versions available using
ClockBuilder™ web utility
Samples available in 2 weeks
Ordering Information:
See page 17.
Pin Assignments
Applications
Printers
Audio/video
Networking
Communications
Storage
Switches/routers
Computing
Servers
OC-3/OC-12 line cards
Description
The Si5355 is a highly flexible clock generator capable of synthesizing four
completely non-integer related frequencies up to 200 MHz. The device has four
banks of outputs with each bank supporting two CMOS outputs at the same
frequency. Using Silicon Laboratories' patented MultiSynth fractional divider
technology, all outputs are guaranteed to have 0 ppm frequency synthesis error
regardless of configuration, enabling the replacement of multiple clock ICs and
crystal oscillators with a single device. Through a flexible web configuration utility
called ClockBuilder™ (www.silabs.com/ClockBuilder), factory-customized pin-
controlled Si5355 devices are available in two weeks without minimum order
quantity restrictions. The Si5355 supports up to three independent, pin-selectable
device configurations, enabling one device to replace three separate clock ICs.
Functional Block Diagram
Rev. 1.2 4/17
Copyright © 2017 by Silicon Laboratories
Si5355
电路板应力测试找出工艺制程中的缺陷
测试过程就是跟踪测试电路板在整个生产过程(包括切板,ICT测试,振动测试,组装等)的应力变化,给出指导建议改善电路板的制程。 在电路板制程过程中电容和BGA所在位置应变量大于1000个应变 ......
xiaoxin1 测试/测量
串口中断不能返回主函数???急急急
//=============================================================================== #include "stm32f10x.h" #include "stm32f10x_usart.h" //========================================= ......
lukyoo stm32/stm8
求问msp430g2553单片机怎么生成正弦波呢?
本帖最后由 paulhyde 于 2014-9-15 03:17 编辑 如题、help~ ...
小小乐 电子竞赛
迟到的赛季规划与备赛进展
本帖最后由 hfhc 于 2020-5-29 10:53 编辑 这个真的迟到了好久,十分抱歉 首先是赛季规划 时间 内容 第一周(4月13日-4月19日)项目进度规划和论坛发帖分 ......
hfhc ST MEMS传感器创意设计大赛专区
MSP430F5529LP是否支持自定义波特率
本帖最后由 唉唉呦唉 于 2016-3-24 20:19 编辑 我想用5529的UART做一个100kbps的发送项目 可设定好后发现串口助手无法正确读取数据 但我如果按照user‘s guide上表中有的波特率设置的话就 ......
唉唉呦唉 微控制器 MCU
免费下载|2018年 ADI 解决方案精选汇编
2018年就这样悄无声息的过去了, 2019年的开头, 小编对 ADI 2018年的解决方案做了一个汇总, 希望里面有你的菜。 让我们一起看看它们吧~ 《混合动力汽车(HEV)/电动汽车(EV)锂电池管理解 ......
lightxixi ADI 工业技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1666  598  1650  744  1632  20  33  8  42  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved