电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

532CA000338DG

产品描述DUAL FREQUENCY XO, OE PIN 2
产品类别无源元件   
文件大小457KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

532CA000338DG在线购买

供应商 器件名称 价格 最低购买 库存  
532CA000338DG - - 点击查看 点击购买

532CA000338DG概述

DUAL FREQUENCY XO, OE PIN 2

532CA000338DG规格参数

参数名称属性值
类型XO(标准)
频率 - 输出 169MHz
频率 - 输出 2108MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)88mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳6-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si532
R
EVISION
D
D
U A L
F
REQUENCY
C
R Y S TA L
O
SCILLATOR
(X O )
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-frequency output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Two selectable output frequencies
rd
®
3 generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si532 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si532 is
available with any-frequency output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si532 uses one fixed crystal
frequency to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The Si532 IC
based XO is factory configurable for a wide variety of user specifications
including frequency, supply voltage, output format, and temperature stability.
Specific configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS
OE
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
(CMOS)
Fixed
Frequency
XO
Any-frequency
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si532
51和pcf8563做的数码时钟,用串口调试助手看不到发送的数据!
这是从单片机向PCF8563传递数据的程序,用示波器检测SDA管脚有波形显示,但是看不懂传进去的数是不是对的,所以想用串口调试助手看看,可是连上串口后,在电脑上显示不出来发送的数据,不知道是 ......
xxx564335 51单片机
各位高手帮我看一下是怎么回事啊
我用Protel99导入pcb时出现 Exception Information Exception Occurred In: EDS:synchronize design : Note:After any system crash it is good practice to save your : 下面有两 ......
qinyucheng PCB设计
长距离的系统框图_草稿
103188 总觉得少了什么,但是第一次画这个,又不知道具体哪些地方不对。 各位指点下子啊。...
lonerzf ADI 工业技术
请教握手通讯协议的设计
我正在设计一个分布式产量监控系统,采用无线传输信道(GPRS)进行数据传输,一个数据中心(上位机),下面有20-100个监测点进行数据检测。 数据中心为pc服务器,监测点为单片机,每个监测点数据 ......
maiwenjian 嵌入式系统
说起来简单做起来不难的PCB布线设计要求
一般PCB基本设计流程如下:前期准备->PCB结构设计->PCB布局->布线->布线优化和丝印->网络和DRC检查和结构检查->制版。 第一:前期准备。这包括准备元件库和原理图。“工欲善其事,必先利 ......
qwqwqw2088 PCB设计
数字电路接地为什么要走环路?
各位,我自己做过一段时间的硬件,而且设计了几块电路板和pcb,但是在接地上,有几个问题, 请教 1. 数字地为什么要接成环路,在其他的地的连接时候,是要尽可能的少走环路,环路面积太 ......
fu2521 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2210  1002  1135  647  1380  47  58  45  51  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved