电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570MBA000691DGR

产品描述OSC XO 131.2500MHZ LVPECL SMD
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570MBA000691DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570MBA000691DGR - - 点击查看 点击购买

570MBA000691DGR概述

OSC XO 131.2500MHZ LVPECL SMD

570MBA000691DGR规格参数

参数名称属性值
是否Rohs认证符合
Reach Compliance Codecompliant
安装特点SURFACE MOUNT
端子数量8
最大工作频率1417.5 MHz
最小工作频率10 MHz
标称工作频率1417.5 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料CERAMIC
封装等效代码LCC8,.2X.28,100
电源3.3 V
认证状态Not Qualified
最大压摆率130 mA
标称供电电压3.3 V
表面贴装YES
Base Number Matches1

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
瑞萨芯片烧写
各位大神,除了用烧写器烧写外,还有没有其他工装能整版烧写的。 ...
colingl 瑞萨MCU/MPU
IAR里#include PLATFORM_HEADER是什么意思
现在在学习Zigbee,发现在许多文件的开头都有#include PLATFORM_HEADER这句。发现去掉后就会少了很多头文件。 不知道这些头文件是怎么定的? 大家有谁可以帮我解释下这个吗? 谢谢!! ...
470375939 无线连接
如何学习嵌入式系统
如何学习嵌入式系统...
zhiha258 嵌入式系统
使用ccs打开msp432工程文件
Error: Import failed for project 'MultiPara_ccs' because its compiler definition is not available. Please install the MSP432v16.9 compiler before importing this project - click ' ......
无垠星空 微控制器 MCU
LPC1114 输出PWM波占空比误差大问题?
第一次接受LPC1114单片机,现用P0.8、P0.9输出两路PWM波,周期1000us,占空比比实际相差60-70us,代码如下,求指导 LPC_SYSCON->SYSAHBCLKCTRL |= (1PIO0_9 &= ~0x07; LPC_IOCON->PIO0_9 |= 0 ......
jintian NXP MCU
使用简化电路的高压放大器
许多科学仪器和传感器都需要交流高压驱动器。高压驱动器在很多应用系统中适合于驱动电极。难点在于将普通运算放大器的输出提高到很高的电压。现有的交流高压放大器模块只能将输出放大到大约1200 ......
fighting 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2866  971  2386  1608  1078  59  26  55  20  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved