电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570BBA000544DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570BBA000544DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570BBA000544DGR - - 点击查看 点击购买

570BBA000544DGR概述

ANY, I2C PROGRAMMABLE XO

570BBA000544DGR规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明LCC8,.2X.28,100
Reach Compliance Codecompliant
安装特点SURFACE MOUNT
端子数量8
最大工作频率1417.5 MHz
最小工作频率10 MHz
标称工作频率1417.5 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料CERAMIC
封装等效代码LCC8,.2X.28,100
电源3.3 V
认证状态Not Qualified
最大压摆率108 mA
标称供电电压3.3 V
表面贴装YES
Base Number Matches1

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
局域网网速变慢的故障细致分析
  计算机网络发生故障是不可避免的。网络故障诊断是网络管理的重要工作。一般当网络发生信息不通、不能浏览Web等连通性故障时,故障现象比较明确,容易观察和定位故障点,此类故障解决起 ......
manyi 无线连接
12864液晶屏检测忙出问题!?
带字库的,控制器是st7920,检测忙总是不成功,DB口接在P0上的 #define LcdData P0 bit Check_Busy() { bit busy; RS = 0; RW = 1; E = 1; _nop_(); bu ......
abcdtemp 嵌入式系统
ecos自己写的驱动模块加上后,其他部分工作不正常
我现在在写一个eCos上面的usb驱动。我是在cyg_start里面想自己调用,可是我自己调用不成功,就连diag_printf()都不能用了,可不可以帮我一下。谢谢了。 我的做法是: 1.在自己的驱动代码里面 ......
riple 嵌入式系统
大家来解一下这是个什么问题?
大家来解一下这是个什么问题? Warning: varia××e "read_data" was set but never used 但是我下面用到了这个变量的呀?!!!...
x094 微控制器 MCU
Cyclone II 系列FPGA特殊引脚
1/1.I/O, ASDO 在AS 模式下是专用输出脚,在PS 和JTAG 模式下可以当I/O 脚来用。在AS 模式下,这个脚是CII 向串行配置芯片发送控制信号的脚。也是用来从配置芯片中读配置数据的脚。在AS 模式 ......
eeleader FPGA/CPLD
USB接口温湿度传感器常用于医疗监控
USB接口温湿度传感器常用于医疗监控 ...
lct2000 医疗电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 43  473  513  94  1382  33  14  8  12  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved