电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

M4A3-512/192-12FANI

产品描述IC CPLD 512MC 12NS 256FBGA
产品类别可编程逻辑器件    可编程逻辑   
文件大小1MB,共62页
制造商Lattice(莱迪斯)
官网地址http://www.latticesemi.com
标准
下载文档 详细参数 全文预览

M4A3-512/192-12FANI概述

IC CPLD 512MC 12NS 256FBGA

M4A3-512/192-12FANI规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Lattice(莱迪斯)
零件包装代码BGA
包装说明LEAD FREE, FPBGA-256
针数256
Reach Compliance Codeunknown
ECCN代码EAR99
其他特性YES
最大时钟频率52.6 MHz
系统内可编程YES
JESD-30 代码S-PBGA-B256
JESD-609代码e1
JTAG BSTYES
长度17 mm
湿度敏感等级3
专用输入次数
I/O 线路数量192
宏单元数512
端子数量256
最高工作温度85 °C
最低工作温度-40 °C
组织0 DEDICATED INPUTS, 192 I/O
输出函数MACROCELL
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装等效代码BGA256,16X16,40
封装形状SQUARE
封装形式GRID ARRAY
峰值回流温度(摄氏度)250
电源3.3 V
可编程逻辑类型EE PLD
传播延迟12 ns
认证状态Not Qualified
座面最大高度2.1 mm
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Silver/Copper (Sn/Ag/Cu)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间40
宽度17 mm

文档预览

下载PDF文档
High Performance E
2
CMOS
®
In-System Programmable Logic
FEATURES
High-performance, E
2
CMOS 3.3-V & 5-V CPLD families
Flexible architecture for rapid logic designs
ispMACH
4A CPLD Family
Lead-
Free
Package
Options
Available!
— Excellent First-Time-Fit
TM
and refit feature
— SpeedLocking
TM
performance for guaranteed fixed timing
— Central, input and output switch matrices for 100% routability and 100% pin-out retention
High speed
— 5.0ns t
PD
Commercial and 7.5ns t
PD
Industrial
— 182MHz f
CNT
32 to 512 macrocells; 32 to 768 registers
44 to 388 pins in PLCC, PQFP, TQFP, BGA, fpBGA and caBGA packages
Flexible architecture for a wide range of design styles
— D/T registers and latches
— Synchronous or asynchronous mode
— Dedicated input registers
— Programmable polarity
— Reset/ preset swapping
Advanced capabilities for easy system integration
— 3.3-V & 5-V JEDEC-compliant operations
— JTAG (IEEE 1149.1) compliant for boundary scan testing
— 3.3-V & 5-V JTAG in-system programming
— PCI compliant (-5/-55/-6/-65/-7/-10/-12 speed grades)
— Safe for mixed supply voltage system designs
— Programmable pull-up or Bus-Friendly
TM
inputs and I/Os
— Hot-socketing
— Programmable security bit
— Individual output slew rate control
Advanced E
2
CMOS process provides high-performance, cost-effective solutions
Lead-free package options
Publication#
ISPM4A
Amendment/
0
Rev:
M
Issue Date:
September 2006
高速ADC的低抖动时钟设计
来源:电子设计应用 作者:赵继勇 彭飞 引言 ADC是现代数字解调器和软件无线电接收机中连接模拟信号处理部分和数字信号处理部分的桥梁,其性能在很大程度上决定了接收机的整体性能。在A/D转换 ......
fighting 模拟与混合信号
单片机控制无线模块可能出现的问题
假设发一个AT命令,如果成功返回OK,则程序继续进行,如果没有返回OK怎么处理呢。不知道大家有用过AT命令的吗,请指教一下吧。 ...
emily_1105 无线连接
VS2005:fatal error LNK1104: 无法打开文件“WS2_32.LIB” fatal error LNK1181: 无法打开输入文件“
我想写个wince上运行的聊天软件,用的是套接字函数。 编译环境是VS2005 我在头文件中作了如下定义: #include #pragma comment(lib,"WS2_32.LIB") 就会有如下的错误提示: fatal e ......
slaoliu 嵌入式系统
开关电源设计中PCB板的物理设计分析
在开关电源设计中PCB板的物理设计都是最后一个环节,如果设计方法不当,PCB可能会辐射过多的电磁干扰,造成电源工作不稳定,以下针对各个步骤中所需注意的事项进行分析:   一、从原理图 ......
ohahaha 能源基础设施
Toggle 和 ONFI的区别
Toshiba,Samsung等的NAND FlashToggle协议与Intel,Micron等的ONFI协议大部分都是一样的,不同点: 信号 Toggle同步模式下不用clock,写数据用DQS差分信号跳变沿触发,读数据用Host发的REN ......
白丁 FPGA/CPLD
从名称认识电容在电路中的作用
小小的电容有十八般武艺,这些你都熟悉吗? 131209 电容器在电子电路中几乎是不可缺少的储能元件,它具有隔断直流、连通交流、阻止低频的特性。广泛应用在耦合、隔直、旁路、滤波、调谐、能量 ......
永不言败 能源基础设施

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2447  181  325  625  571  51  41  29  14  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved