电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

511EAA156M250AAGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小683KB,共31页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

511EAA156M250AAGR在线购买

供应商 器件名称 价格 最低购买 库存  
511EAA156M250AAGR - - 点击查看 点击购买

511EAA156M250AAGR概述

SINGLE FREQUENCY XO, OE PIN 1

511EAA156M250AAGR规格参数

参数名称属性值
类型XO(标准)
频率156.25MHz
功能启用/禁用
输出LVPECL
电压 - 电源2.5V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)43mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)18mA

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z TO
2 5 0 M H
Z
Features
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7, 3.2 x 5,
and 2.5 x 3.2 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
2.5x3.2mm
5x7mm and 3.2x5mm
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si510/511
请教关于ARM_GPIO上拉电阻问题
请教各位 GPIO的上拉电阻的作用除了驱动能力会增强外 当设置GPIO为输入状态时, 产品做高温实验,温度升高造成了GPIO检测的输入状态不对, 是否是上拉电阻的原因??? ...
garybaso ARM技术
电子元器件的故障特点
电器设备内部的电子元器件虽然数量很多,但其故障却是有规律可循的。...
fighting PCB设计
PSpice经典中文教程
通用的PSpice经典中文教程,入门学习的好材料。 不过举得例子比较简单,就当抛砖引玉了呵呵...
linda_xia Microchip MCU
【问TI】LM3S系列LMLINK
看ZLG网站上的配置LMLINK用的是IAR 当我换成keil 的时候 却怎么也无法使用LMlink LMlink灯闪的 和IAR驱动不一样么...
常见泽1 微控制器 MCU
stm32复位后端口是高阻态吗?
用了STM32F103C6T6,通过一个端口加上缓冲芯片74LV07,低电平驱动光藕。发现有时上电过程中光藕带的负载导通一下。请问GPIO复位后看手册是FLOAT输入,是高阻态的吗?如果是高阻态光藕不应 ......
zhangjmxx stm32/stm8
交流电路中,R两端的电压和流过电感的电流的相位关系是什么?
在此请教个问题,交流电路中,R两端的电压和流过电感的电流的相位关系是什么? eeworldpostqq...
蓝猫淘气 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1625  569  897  171  1413  43  11  16  5  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved