电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

514JCA000153AAGR

产品描述OSC XO 12.0000MHZ LVDS SMD
产品类别无源元件   
文件大小746KB,共38页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

514JCA000153AAGR在线购买

供应商 器件名称 价格 最低购买 库存  
514JCA000153AAGR - - 点击查看 点击购买

514JCA000153AAGR概述

OSC XO 12.0000MHZ LVDS SMD

514JCA000153AAGR规格参数

参数名称属性值
类型XO(标准)
频率12MHz
功能启用/禁用(可编程)
输出LVDS
电压 - 电源1.71 V ~ 1.89 V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)23mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si514
A
N Y
-F
REQUENCY
I
2
C P
R OG R A MM A B L E
X O ( 1 0 0 k H
Z
Features
TO
250 MH
Z
)
Programmable to any frequency
from 100 kHz to 250 MHz
0.026 ppb frequency tuning
resolution
Glitch suppression on OE, power
on and frequency transitions
Low jitter operation
2- to 4-week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO for power supply
noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Industry standard 5x7, 3.2x5, and
2.5x3.2 mm packages
–40 to 85
o
C operation
Si5602
5x7mm, 3.2x5mm
2.5x3.2mm
Ordering Information:
See page 28.
Applications
All-digital PLLs
DAC+ VCXO replacement
SONET/SDH/OTN
3G-SDI/HD-SDI/SDI
Pin Assignments:
See page 27.
Datacom
Industrial automation
FPGA/ASIC clock generation
FPGA synchronization
SDA
SCL
GND
1
2
3
6
5
4
V
DD
Description
The Si514 user-programmable I
2
C XO utilizes Silicon Laboratories' advanced PLL
technology to provide any frequency from 100 kHz to 250 MHz with programming
resolution of 0.026 parts per billion. The Si514 uses a single integrated crystal and
Silicon Labs’ proprietary DSPLL synthesizer to generate any frequency across this
range using simple I
2
C commands. Ultra-fine tuning resolution replaces DACs and
VCXOs with an all-digital PLL solution that improves performance where
synchronization is necessary or in free-running reference clock applications. This
solution provides superior supply noise rejection, simplifying low jitter clock
generation in noisy environments. Crystal ESR and DLD are individually
production-tested to guarantee performance and enhance reliability.
The Si514 is factory-configurable for a wide variety of user specifications, including
startup frequency, I
2
C address, supply voltage, output format, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long lead
times and non-recurring engineering charges associated with custom frequency
oscillators.
CLK–
CLK+
Functional Block Diagram
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si514
编辑器大家选哪个?SourceInsight 还是其他?
经常听说SourceInsight的强大,但是我并没有感觉到这个的强大(可跳转是很棒的,但是经常一些宏定义找不到就得返回整个工程上找,这个很麻烦) 我比较经常用的Editplus,查找跳转也是很快的 ......
火火山 聊聊、笑笑、闹闹
分享一组动车上匆匆拍下的图片
很多人在坐汽车、火车的时候看到窗外有趣的事情、或者比较美的风景都会想要拍下吧,给大家看看我前些天在动车上拍下的图片。 大家在坐车的时候有抓拍到哪些有趣的事情呢?或者有哪些 ......
yijindz 聊聊、笑笑、闹闹
STM32数据手册有点不懂
1:空闲符号被视为完全由’1’组成的一个完整的数据帧,后面跟着包含了数据的下一帧的开始位(‘1’ 的位数也包括了停止位的位数)? 2:断开符号 被视为在一个帧周期内全部收到’0’( ......
electrics stm32/stm8
请问如何做交流之均方根值(有效值)量测?
83431大家好:请问如何做交流之均方根值(有效值)量测?测量频率希望可以达到1MHZ。目前我找到的资料如方块图所示,流程如下:(1)先用一个仪表放大器获得回路上某一电阻的电压。(2)在经过 ......
PSIR 测试/测量
PCB的映像平面(二)映像平面的设计
映像平面的设计 附图四是在PCB内的映像平面,它具有共同的部分电感。在此图中,讯号走线的大多数射频电流将回至接地平面,此平面在讯号走线的正下方。在这个回传「映像」结构中,射频回传电流将 ......
tmily 无线连接
全能混合电路仿真 OrCAD PSpice
45084...
wzt Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 362  2550  1750  456  2173  45  10  6  55  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved