电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BC22M5792DGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

531BC22M5792DGR在线购买

供应商 器件名称 价格 最低购买 库存  
531BC22M5792DGR - - 点击查看 点击购买

531BC22M5792DGR概述

SINGLE FREQUENCY XO, OE PIN 1

531BC22M5792DGR规格参数

参数名称属性值
类型XO(标准)
频率22.5792MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
也说工作
虽说毕了业,但是免不了以前的学生气,在这个公司谋得个网络推广的工作,整天对着网站绞脑汁,不是发文章就是发外链,单调无聊机械式,劳心费神伤身体,有时想想,真还不如去做体力活,虽然也会 ......
SEI317852983 聊聊、笑笑、闹闹
带$value$plusargs的条件执行的问题
我正在做夏宇闻老师书上115页的例子 代码如下: `timescale 1 ns/ 1 ps module seven_vlg_tst(); // constants // general purpose regis ......
chenbingjy FPGA/CPLD
浅谈PCB飞针测试
飞针测试是一个检查PCB电性功能的方法(开短路测试)之一。飞测试机是一个在制造环境测试PCB抄板的系统。不是使用在传统的在线测试机上所有的传统针床(bed-of-nails)界面,飞针测试使用四到八个 ......
PCB设计
用E金币换购了一本电源书
用E金币换购了一本电源书 晒一晒 199256 ...
damiaa 聊聊、笑笑、闹闹
【问题探讨】对比试验后,谈谈stm32单片机中断程序中加延时可能引发程序死机问题
我很少在中断函数里面调用延时程序,主要是最初接触单片机的时候前辈们就这样教的。说程序容易跑飞,之前也一直没出现过这样的情况。最近做一个东西,无意中在中断中加了一个us级的延时,用for( ......
jonny0811 stm32/stm8
IC封装相关的一些基础材料
IC封装相关的一些基础材料...
ruopu PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1333  2084  667  1354  1502  54  35  47  46  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved