电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530CC66M0000DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件    振荡器   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530CC66M0000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
530CC66M0000DGR - - 点击查看 点击购买

530CC66M0000DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530CC66M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明DILCC6,.2
Reach Compliance Codecompliant
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
端子数量6
最大工作频率945 MHz
最小工作频率10 MHz
标称工作频率66 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
封装主体材料PLASTIC/EPOXY
封装等效代码DILCC6,.2
物理尺寸7.0mm x 5.0mm x 1.85mm
电源3.3 V
认证状态Not Qualified
最大压摆率88 mA
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
spce061a
第一次来这个板块,因为马上要用到spce061a工作,可是之前又没有涉及到硬件方面,不知道怎么搞呢,先来报道,有spce061a这方面的资料,还希望一起分享...
qiushui 嵌入式系统
一女大学生糗事
今天晚上一屋子的人都觉得没什么事做,又睡不着,就决定打骚扰电话。我们拨了理工大学一个女生寝室的电话,在电话中,我以一种非常郁闷的口气说我现在背透了,想自杀。以下是一部分实况录音: ......
张无忌1987 聊聊、笑笑、闹闹
将protel中原理图导出为pdf或图片的方法
在网上找到的好东东,适用于protel初学者,比如我,呵呵,与大家共享~...
seasonyuanyuan DSP 与 ARM 处理器
晒晒论坛活动的口罩
223532223533 {:1_138:} 从此麻麻再也不担心我自强不吸了。 只可惜没赶上前两天的大雾霾。:sexy: 下次雾霾,更新下使用感受。 PS:希望永远不要用到。 ...
16号哨兵 聊聊、笑笑、闹闹
开关稳压电源
开关稳压电源资料...
zdc1122 模拟电子
EEWORLD大学堂----世健的 ADI 之路主题游第二站:仪器仪表
世健的 ADI 之路主题游第二站:仪器仪表:https://training.eeworld.com.cn/course/5379...
hi5 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2320  2879  2081  43  348  13  48  24  41  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved