电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AC93M3333DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

530AC93M3333DGR在线购买

供应商 器件名称 价格 最低购买 库存  
530AC93M3333DGR - - 点击查看 点击购买

530AC93M3333DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530AC93M3333DGR规格参数

参数名称属性值
类型XO(标准)
频率93.3333MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
QUARTUS2编译出错误了
用quartus 2编译一下程序:LIBRARY ieee;USE ieee.std_logic_1164.ALL;ENTITY seg7dec IS PORT(bcdin : IN std_logic_vector(3 DOWNTO 0); segout : OUT std_logic_vector(6 DOWNTO 0));END se ......
eeleader-mcu FPGA/CPLD
关于超时的定义
我最近在学UART通信。用得书是《深入浅出ARM7》。在用中断方式通信里书上只给了RDA中断的例子。我想写一个可以循环接受到任意长度字符的程序,也就是说,不管到没到触发值,所被发的字符都能被 ......
yj3333 嵌入式系统
关于AD中断问题
如果ADIE打开了,ADON也打开了,GIE也开了。 ADCON0配置41,ADCON配置了0E。 那么GO置1之后,是不是很快就置ADIF位了?是不是就要进中断了,如果中断什么事都没有做,就清了ADIF位,那是不 ......
windirection Microchip MCU
关于430的最新铁电RAM?
现在按照我的理解是MCU上有16K的FRAM, 这个FRAM是非断电丢失行的, 因此可以保存代码以及需要保存的数据, 而且用户可以自由分配这16K的 FRAM 如 8KB ROM+8KB RAM 或者是15K rom 1K ram. ......
jcrorxp 微控制器 MCU
要看懂原理图需要哪些基础?
看懂原理图需要哪些学科的知识作为基础啊? 数电模电没学能不能看懂图呢? ...
chenzh 嵌入式系统
陶瓷电容器的应用
陶瓷电容器的应用...
songbo 分立器件

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 563  1266  2456  1279  363  22  3  32  46  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved