电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AC12M2880DGR

产品描述XO, Clock, 10MHz Min, 945MHz Max, 12.288MHz Nom
产品类别无源元件    振荡器   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AC12M2880DGR在线购买

供应商 器件名称 价格 最低购买 库存  
530AC12M2880DGR - - 点击查看 点击购买

530AC12M2880DGR概述

XO, Clock, 10MHz Min, 945MHz Max, 12.288MHz Nom

530AC12M2880DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Objectid1148368300
包装说明DILCC6,.2
Reach Compliance Codecompliant
JESD-609代码e3
安装特点SURFACE MOUNT
端子数量6
最大工作频率945 MHz
最小工作频率10 MHz
标称工作频率12.288 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装等效代码DILCC6,.2
电源3.3 V
认证状态Not Qualified
最大压摆率121 mA
标称供电电压3.3 V
表面贴装YES
端子面层Matte Tin (Sn)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
闸流管和双向可控硅应用的十条黄金
我看这个资料不错,希望对大家有帮助...
liushiming82 模拟电子
PB5 如何定制中文输入法
哪位在PB5中定制过中文输入法, 我是这样做的: 加入MSPY3.0 for Windows CE DataBase (1.7M) 加入Double Spelling SoftKey-small 软输入面板是可通过 SipShowIM调出使用,修改文件名可以 ......
axiaoyeah 嵌入式系统
防护电路中的元器件
随着社会的不断进步,物联网的发展,电子产品的室外应用场景,持续高增长,电子产品得到了极其广泛的应用,无论是公共事业,还是商用或者民用, 已经深入到各个领域,这也造成了产品功能的多 ......
fish001 模拟与混合信号
TI C2000 MCU 安全驱动工具
511778511779 ...
Jacktang 微控制器 MCU
嵌入式开发新手求助!
老师留了嵌入式作业 以下选一个 实验十四 LCD驱动实验 实验十五 触摸屏驱动实验 实验十六 IDE_CF卡模块读写实验 实验十七 MMC驱动实验 实验十八 基于PXA270和LINUX的FPGA实验 实验十 ......
liujincai1230 嵌入式系统
关于51.AVR.PIC.瑞萨指令处理时间问题
关于51.AVR.PIC.瑞萨指令处理时间问题...
chenwenjun123 瑞萨MCU/MPU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2713  480  796  1539  2310  31  52  44  36  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved