电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570AAC000282DG

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570AAC000282DG在线购买

供应商 器件名称 价格 最低购买 库存  
570AAC000282DG - - 点击查看 点击购买

570AAC000282DG概述

ANY, I2C PROGRAMMABLE XO

570AAC000282DG规格参数

参数名称属性值
类型XO(标准)
功能Enable/Disable (Reprogrammable)
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
求IAR for msp430 5.1版本
iar被升级成5.4版本后,导致原来的代码烧不进去了。在网上找了很久都没有找到5.1的版本,谁能否给我发一份。或者有什么降级的办法。 eeworldpostqq...
bairen 微控制器 MCU
exe文件怎么在WinCE中打开?
VS2008开发环境下,做了个简单的exe文件(Windows平台),现在要求怎么在WinCE平台下打开该exe文件。需要做哪些工作,具体是哪些步骤,有高人指点迷津吗?...
nettop 嵌入式系统
智能电网之电能质量
一个理想的电力系统应以恒定的频率(50Hz)和正弦波形,按规定的电压水平(标称电压)对用户供电。在三相交流电力系统中,各相的电压和电流应处于幅值大小相等,相位互差120°的对称状态。由于系 ......
elvike 工业自动化与控制
[求助] ARM 高頻干擾及相關問題請教
Dear 各位前輩 我在優酷上看到ARM的教學影片有提到說ARM核心晶片的部分需要使用到6層板的Layout,是否因為有高頻干擾的問題呢?假是是的話我用一般市面上的那種可手工製做的電路版是否就不適 ......
kenny0531 嵌入式系统
请大侠帮忙解决一下apc插入的问题
问题:以下是apc插入代码,也就是在内核执行ring3级程序。用DDK编译后能够执行成功,即可以启动ring3级程序。但是在DriverStudio环境下,将此段代码作为一个功能模块时,编译无误。但在执行时, ......
chenmengzhong 嵌入式系统
RSL10官方入门指南中的2处错误
在使用RSL10-002GEVB板卡的过程中,首先相到的就是查找官方提供的资料,没想到官方的入门指南与实际的不符呀,这个就有点坑,不像大厂严谨风范。 官方提供的入门指南文档【RSL10 GETTING STA ......
dql2016 物联网大赛方案集锦

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1740  46  1854  977  2319  32  44  34  1  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved