电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

535AB156M250DGR

产品描述SINGLE FREQ LOW JITTER XO OE PIN
产品类别无源元件   
文件大小600KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

535AB156M250DGR在线购买

供应商 器件名称 价格 最低购买 库存  
535AB156M250DGR - - 点击查看 点击购买

535AB156M250DGR概述

SINGLE FREQ LOW JITTER XO OE PIN

535AB156M250DGR规格参数

参数名称属性值
类型XO(标准)
频率156.25MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 5 / 5 36
R
EVISION
D
U
L T R A
L
O W
J
ITTER
C
RYSTAL
O
SCILLATOR
(XO)
Features
Available with select frequencies from
Available with LVPECL and
100 MHz to 312.5 MHz
LVDS outputs
3
rd
generation DSPLL
®
with superior
3.3 and 2.5 V supply options
Industry-standard 5 x 7 mm
jitter performance and high-power
package and pinout
supply noise rejection
Pb-free/RoHS-compliant
3x better frequency stability than
SAW-based oscillators
Si5602
Applications
10/40/100G data centers
10G Ethernet switches/routers
Fibre channel/SAS/storage
Ordering Information:
Enterprise servers
Networking
Telecommunications
See page 7.
Description
The Si535/536 XO utilizes Silicon Labs’ advanced DSPLL
®
circuitry to
provide an ultra low jitter clock at high-speed differential frequencies. Unlike a
traditional XO, where a different crystal is required for each output frequency,
the Si535/536 uses one fixed crystal to provide a wide range of output
frequencies. This IC based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low jitter clocks in noisy environments typically found in
communication systems. The Si535/536 IC based XO is factory programmed
at time of shipment, thereby eliminating long lead times associated with
custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si535
Functional Block Diagram
V
DD
CLK– CLK+
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si536
Fixed
Frequency
XO
100–312.5 MHz
DSPLL
®
Clock Synthesis
OE
GND
Rev. 1.3 6/18
Copyright © 2018 by Silicon Laboratories
Si535/536
求一个问题!
若内存地址区间为:4000H-43FFH,每个存储单元可存储16bit,该存储区域由4个存储芯片构成,则构成该内存所用的存储芯片的容量为多少?...
a79571843 嵌入式系统
分享Electronic Circuit Arlalysis and Design(Neamen)习题答案
电子电路的分析与设计Electronic Circuit Arlalysis and Design(Neamen)是本不错的教材习题答案在网上寻找了很久,翻遍google几十页链接,得到的下载地址都是那个失效的,郁闷最后在咋们国内网 ......
enlwm 模拟电子
一周测评情报放送~一次看过瘾!
hello,大家好~我是管理员okhxyyo~从本周起,管管我会每周给大家整理测评情报,这里有最新的测评活动,也有新鲜出炉的测评报告,还可以在这里抢先看板,满足你的好奇心,来猜猜下一个要推出的测 ......
okhxyyo 测评中心专版
at5011A在200kHz出现一个比本底高10dB的峰值
买了台at5011A用了一端时间,现在在200kHz出现一个比本底高10dB的峰值(打开了视频滤波器和20k中频滤波器)不知道是什么问题?...
ssawee 测试/测量
请教一个串口波特率方面的问题
我最近在使用MSP430串口通信时遇到一个问题 我使用2个MSP430相互通信,一个跑16M主频,一个跑1M主频 16M主频的发送一条22个字节的数据,1M主频的收到数据反馈一个22字节的数据 两个单片 ......
littleshrimp 微控制器 MCU
XA9500XL:高性能3.3V CPLD汽车电子XA系列
XA9500XL:高性能3.3V CPLD汽车电子XA系列器件,采用0.35um CMOS工艺,AEC-Q100器件资格,工作温度-40度到85度C和-40度到125度C,系统时钟100MHz(10ns),宏单元36到144,可用门从800到3200个,寄存器从3 ......
frozenviolet FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1256  1731  1653  807  1784  28  12  46  44  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved