电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FB133M330DGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

531FB133M330DGR在线购买

供应商 器件名称 价格 最低购买 库存  
531FB133M330DGR - - 点击查看 点击购买

531FB133M330DGR概述

SINGLE FREQUENCY XO, OE PIN 1

531FB133M330DGR规格参数

参数名称属性值
类型XO(标准)
频率133.33MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
这次被网上购物搞得很不高兴
我前几天我在网上买了一个全自动洗衣机,受到货后,外观也没有破损.但是装上后,发现内桶不平,察看后发现内桶的四个弹簧坏了两个,传动装置的接口地方崩裂.连修的可能性都没有了.本来是想为父母把双 ......
shicong 聊聊、笑笑、闹闹
Espier_1S改版系列漫谈(一)
老了老了,真的老了,看了下时间,一转眼Espier系列已经推出3年了,时间好快啊! 期间经历了多次改版,上架之后销售成绩不俗。回忆下历史:1.00版本 https://bbs.eeworld.com.cn/data/attachm ......
kdy FPGA/CPLD
MSP430G2553的UART通信的一系列问题(例如中断服务函数的头文件如何编写)
各位老师,你们好!我是一个MSP430的初学者,我今天学习的是串口通信,遇到好多好多问题,请你们指教!!! 1. #pragma vector=USCIAB0TX_VECTOR __interrupt void USCI0TX_ISR(void) { ......
Shen 微控制器 MCU
基于TC1的16位PWM输出程序
/******************************************** * TC1产生16位双路PWM * * 实验内容:由TC1产生两路独立的16位PWM输出 * * 实验环境:本站M16学习板 * ......
黑衣人 单片机
DM642硬中断延迟问题
问题描述: 系统调试过程中发现硬件中断经常得不到及时响应,根据现象推断中断会被延迟达150us以上。 问题分析: 中断信号是连到CPLD的,DSP的GPIO6也与CPLD相连。用CPLD的任一个输出脚IOX做 ......
Jacktang DSP 与 ARM 处理器
关于虚拟磁盘
怎么隐射到另1个文件,不是ISO的 谢谢答复 熟悉的请发消息给我,有个项目用,费用有1点...
hjklhu 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2550  2496  2349  1316  2546  36  46  38  15  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved