电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

511BBB40M0000AAG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小683KB,共31页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

511BBB40M0000AAG在线购买

供应商 器件名称 价格 最低购买 库存  
511BBB40M0000AAG - - 点击查看 点击购买

511BBB40M0000AAG概述

SINGLE FREQUENCY XO, OE PIN 1

511BBB40M0000AAG规格参数

参数名称属性值
类型XO(标准)
频率40MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)23mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)18mA

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z TO
2 5 0 M H
Z
Features
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7, 3.2 x 5,
and 2.5 x 3.2 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
2.5x3.2mm
5x7mm and 3.2x5mm
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si510/511
困扰很久的BUG解掉了,散分~下午上班结贴
wince里面每次关机的时候会卡死。今天居然解掉了。哈哈,太高兴,散分! 下午上班结贴!:) 大家快啊...
hudoudou 嵌入式系统
关于RS(255,239)编解码器的时钟频率问题
我现在要做一个RS(255,239)编码器,遇到一个难办的问题: RS(255,239)的信息元个数为239,码字长度为255个码元.也就是说编码器输入239个码元(239个8位二进制数)后要输出255个码元(255个8位二进制数 ......
beastest 嵌入式系统
如何滤掉这样的脉冲波,请大虾指点一二(附图)
图中每两个脉冲之间的间隔是25us,每个脉冲放大开来是一个阻尼震荡的一个波形。 http://bbs.21ic.com/upfiles/img/20079/2007915134154613.jpg...
还我今生 模拟电子
使用8位PIC单片机的窍门与点子(中文)
附件是Micorchip的2005年光盘中给出的使用低引脚数单片机的设计参考;而且是中文的;现在在Microchip官网上下载的是英文的(也有可能是我没找到中文的:loveliness:); 在设计中,这个文件我受 ......
dingzy_2002 Microchip MCU
PCB经验浅谈
一些PCB设计的浅显经验,大家共享一下哈!!...
天道自然 PCB设计
EEWORLD大学堂----TI近场供电NFC参考设计介绍(测试)
TI近场供电NFC参考设计介绍(测试):https://training.eeworld.com.cn/course/2325...
Timson 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1922  582  45  1812  1497  7  56  36  31  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved