电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570QBA000264DG

产品描述OSC XO 174.9280MHZ CML SMD
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570QBA000264DG在线购买

供应商 器件名称 价格 最低购买 库存  
570QBA000264DG - - 点击查看 点击购买

570QBA000264DG概述

OSC XO 174.9280MHZ CML SMD

570QBA000264DG规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
安装特点SURFACE MOUNT
端子数量8
最大工作频率1417.5 MHz
最小工作频率10 MHz
标称工作频率1417.5 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料CERAMIC
封装等效代码LCC8,.2X.28,100
电源3.3 V
认证状态Not Qualified
最大压摆率117 mA
标称供电电压3.3 V
表面贴装YES

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
s3c6410的nandflash分区问题,格式化binfs,exfat破坏了
现在在ut的开发板上学习,想吧nandflash的分区方式改一下: 256MB flash ------ bootloader ------ TOC ------ eboot ------ MBR ------ nk.bin, //binfs ......
yuyang4812 嵌入式系统
简析DSP的工作原理
DSP有两种理解:   1)广义的理解:digital signal processing——数字信号处理;   它是利用数字信号处理系统,以数字形式对信号进行处理,最终得到符合需求的信号形式。    ......
Aguilera DSP 与 ARM 处理器
VHDL设计实例与仿真的秒表程序
我按照书上的程序,用天祥的CPLD学习板测试,可通不过,按按键没反应,请各位看看,用QUARTUS II 8.1. 外接晶振:20MHZ....
acetuo FPGA/CPLD
用VS2005在WINCE5的平台上,如何开发FTP程序啊,我想用来实现自动更新
用VS2005在WINCE5的平台上,如何开发FTP程序啊,我想用来实现自动更新? 我们在WINCE的手持扫描器上开发了个程序,想实现用FTP自动更新,但苦于不知道如何开发WINCE的FTP程序.还望大虾们帮忙! ......
push 嵌入式系统
TL16c754扩展串口
有人用过TL16c754这个芯片吗?是不是他最高支持56000@1.7432MHz,38400@3.072MHz?...
sonic 嵌入式系统
金属探测传感器MSP430控制程序
/**** TI LDC1000 驱动程序 #include "msp430f149.h" #define LDC1000_CS_L P3OUT &= ~BIT0 //片选 #define LDC1000_CS_H P3OUT |= BIT0 #define LDC1000_CLK_L P3OUT &= ~BIT3 / ......
fish001 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2786  2743  967  1080  1308  58  54  39  25  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved