电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570MBA000460DG

产品描述OSC XO 1.0000GHZ LVPECL SMD
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570MBA000460DG在线购买

供应商 器件名称 价格 最低购买 库存  
570MBA000460DG - - 点击查看 点击购买

570MBA000460DG概述

OSC XO 1.0000GHZ LVPECL SMD

570MBA000460DG规格参数

参数名称属性值
类型XO(标准)
频率1GHz
功能Enable/Disable (Reprogrammable)
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
script_recording_test_no_reply
script_recording_test_no_reply...
carvey 电子竞赛
RT-thread 入门培训
RT-Thread 是一款主要由中国开源社区主导开发的开源实时操作系统。可实时操作系统内核,且几乎所有主流微控制器,解决设备碎片化问题。丰富的原生组件,为系统贴身定制,轻松扩展系统功能。小型 ......
EE大学堂 大学堂专版
【平头哥RVB2601创意应用开发】电源监控
【前言】感谢@sipower为我提供串口1更换IO,复用启动串口1。【平头哥RVB2601创意应用开发】环境监测终端05-温湿度采集和显示 - 平头哥RISC-V RVB2601活动专区 - 电子工程世界-论坛 (eeworld.com ......
lugl4313820 玄铁RISC-V活动专区
携“无线双核”挺进“U“世界 联想再现大将风采
本帖最后由 jameswangsynnex 于 2015-3-3 19:59 编辑 7月7日,美丽的海滨城市青岛再一次受到全国乃至全球消费电子厂商及消费者的关注,2006中国国际消费电子博览会(SINOCES)在此正式拉开帷幕 ......
lorant 消费电子
FPGA使用jic下载遇到的问题
使用JTAG下载.sof文件,FPGA运行正常;但是使用.jic文件固化代码的话,1、只勾选config显示可以下载,但是掉电后不能重配置成功。2、勾选config和verify的话,就会出现下面的信息:Info: Config ......
wstt FPGA/CPLD
大家一起学算法精品书籍推荐(十)C语言算法速查手册
为什么要推荐这些资料? 软件行业里一直有一种说法:程序=算法+数据结构。可见如果想要掌握程序设计的精髓,算法是必不可少的。 算法(Algorithm)是指解题方案 ......
tiankai001 下载中心专版

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 651  2670  2756  1110  1299  14  54  56  23  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved