电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570BBA001073DG

产品描述OSC XO 100.0000MHZ LVDS SMD
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570BBA001073DG在线购买

供应商 器件名称 价格 最低购买 库存  
570BBA001073DG - - 点击查看 点击购买

570BBA001073DG概述

OSC XO 100.0000MHZ LVDS SMD

570BBA001073DG规格参数

参数名称属性值
类型XO(标准)
频率100MHz
功能启用/禁用(可编程)
输出LVDS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
新手,写了个pwm的程序,但是不知道哪里错了,急
本人刚开始入手pwm,看到给的定时器内容很多,由于时间紧,有些地方没大看明白,写了个程序,但是不知道哪里错了,也不知道步骤对不对,请前辈指点,本人菜鸟,请耐心谢谢 程序如下: #incl ......
dahai1221 stm32/stm8
设计一个花木温室的温度采集系统
每10分钟测温一次,24小时连续采集,数据存入内存。每隔24小时把数据输出给电平记录仪并画出24小时中的温度变化曲线,接着再进行下一次测温循环。帮帮忙,谢谢...
詹慧娟 测试/测量
分析国内几大半导体产业重镇发展态势
DIGITIMES Research指出,2010年大陆半导体产业产值超过人民币1,500亿元,相较2009年成长28%,整体业者家数亦超过700家。其中,光是环渤海、长三角、珠三角等3大区域产值即占整体产业比重超过95 ......
小赛跑跑 工业自动化与控制
05.26【每日一问】对于死循环,你最喜欢那种?
对于死循环对于我们编写裸机程序来说应该是最常见的了吧,那么我们来共同讨论一下关于死循环的问题吧。就用C语言,不用汇编语言,说最常用的死循环语句。 一般就4种, goto; for( ; ; ); ......
wanghongyang 综合技术交流
【晒经典】电阻和三极管制作恒流源
本帖最后由 dontium 于 2015-1-23 13:26 编辑 在运放发明之前,这是常用的恒流源电路.最典型的应用就是示波器扫描部分的线性锯齿波发生器电路. 70153 示波器的恒流锯齿波发生器电路: 7 ......
常见泽1 模拟与混合信号
电感分裂式推挽换向软开关技术的研究
摘要:提出一种电感分裂式推挽换向软开关电路,分析该电路的工作原理及实现软开关的条件,仿真结果表明该电路控制简单、性能可靠,特别适用于中、小功率场合。 关键词:电感分裂式推挽换向软开 ......
zbz0529 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1467  2047  1512  2648  1975  20  22  33  58  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved