电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570BBA000157DG

产品描述OSC XO 50.0000MHZ LVDS SMD
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570BBA000157DG在线购买

供应商 器件名称 价格 最低购买 库存  
570BBA000157DG - - 点击查看 点击购买

570BBA000157DG概述

OSC XO 50.0000MHZ LVDS SMD

570BBA000157DG规格参数

参数名称属性值
类型XO(标准)
频率50MHz
功能启用/禁用(可编程)
输出LVDS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
5G带给PA的一些新转变
5G 无线革命正在给 RF 设计领域带来巨大的变化,手机和无线电基站的功率放大器也不例外。首先,5G 无线应用中的功率放大器芯片与 4G 网络中使用的功率放大器芯片大不相同。 这主要是因为 ......
btty038 无线连接
【Altera SOC体验之旅 】Soc FPGA之DSP进阶---NEON高性能媒体引擎(二)
本帖最后由 CMika 于 2015-5-27 23:08 编辑 Neon函数在头文件arm_neon.h中已经被定义,头文件既定义内嵌函数,也定义一组向量类型,编译器将NEON内嵌函数视为普通函数调用。 199455 ......
CMika FPGA/CPLD
const定义常量
在C语言中,可以使用const来定义一个常量。常量的定义与变量的定义很相似,只需在变量名前加上const即可,如下所示。int const a;以上语句定义了a为一个整数常量。那么,既然a的值不能被修改, ......
sunplusedu2012a Linux开发
求助:相比模拟电源,数字电源独特的优势是什么?
相比模拟电源,数字电源独特的优势是什么?...
lvhaiying 电源技术
【GD32E231 DIY】OLED使用(SPI)
本次分享采用SPI来驱动OLED显示屏。OLED显示屏控制器为SSD1306,控制128X64的点阵显示。 418075 SSD1306的结构如下: 418076 可以采用GPIO模拟SPI时序,本次实例直接采用GD32E2 ......
xjzh GD32 MCU
mega这么容易解密,改Xmega如何?
老板最近让我们改用xmega128a3u,说是可以直接用USB下载显示内容而且暂时无法解密。原来的设计让深圳给仿了,没多少利润了。xmega对我这种小鸟有点困难,有大侠用过吗?给些快速进入状态的方法 ......
bluefox2000 Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2594  652  1687  693  1603  35  16  24  36  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved