电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570ABA000653DG

产品描述OSC XO 161.132812MHZ LVPECL SMD
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570ABA000653DG在线购买

供应商 器件名称 价格 最低购买 库存  
570ABA000653DG - - 点击查看 点击购买

570ABA000653DG概述

OSC XO 161.132812MHZ LVPECL SMD

570ABA000653DG规格参数

参数名称属性值
是否Rohs认证符合
Reach Compliance Codecompliant
安装特点SURFACE MOUNT
端子数量8
最大工作频率1417.5 MHz
最小工作频率10 MHz
标称工作频率1417.5 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料CERAMIC
封装等效代码LCC8,.2X.28,100
电源3.3 V
认证状态Not Qualified
最大压摆率130 mA
标称供电电压3.3 V
表面贴装YES
Base Number Matches1

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
CE中的start->programs路径问题?
在手机中点击 start->programs 中有很多快捷方式,我现在要移动其中一个叫做SimTkUI的快捷方式,程序如下: LPCTSTR strcurrentpath; LPCTSTR strnewpath; strcurrentpath=L"\\Programs\\S ......
狂简 嵌入式系统
2010年绝不能错过的六大热点应用发展机遇
对相当一部分电子设备制造商而言,刚刚过去的2009年不是个好年份。不过,在全球经济渐趋稳定和中国市场强劲复苏的背景下,2010年中国电子设备制造商将面临难得一遇的大好发展机遇。那么,2010年 ......
lixiaohai8211 模拟电子
EEWORLD大学堂----电机学 华北电力大学 李永刚
电机学 华北电力大学 李永刚:https://training.eeworld.com.cn/course/5999华北电力大学《电机学》是电气工程学科的一门主要专业基础课程,理论性强且与工程实际联系紧密。本课程以变压器、同 ......
Lemontree 工业自动化与控制
请问芯片类的公司大全在哪里找啊?
请问芯片类的公司大全在哪里找啊?是ti的芯片最好吗?比如某一功能类芯片,哪个厂家的好啊? ...
li123123 模拟电子
一篇最新的电流模式BUCK小信号数学模型的论文_提出修正的斜率补偿参数
一篇最新的电流模式BUCK小信号数学模型的论文_提出修正的斜率补偿参数...
tonytong 电源技术
求助:每次下载bit文件后显示效果不同
各位高手: 本人现在用Xilinx Spartan 6系列FPGA做一个项目,主要内容是将AD采样收到的LVDS数据在FPGA中进行处理并在液晶屏上进行显示(还有FPGA对周边器件的一些控制),但是每 ......
aliu20130603 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1075  2188  1868  173  2463  1  27  37  47  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved