电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570ABA000453DG

产品描述OSC XO 1.296001GHZ LVPECL SMD
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570ABA000453DG在线购买

供应商 器件名称 价格 最低购买 库存  
570ABA000453DG - - 点击查看 点击购买

570ABA000453DG概述

OSC XO 1.296001GHZ LVPECL SMD

570ABA000453DG规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
Is SamacsysN
安装特点SURFACE MOUNT
端子数量8
最大工作频率1417.5 MHz
最小工作频率10 MHz
标称工作频率1417.5 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料CERAMIC
封装等效代码LCC8,.2X.28,100
电源3.3 V
认证状态Not Qualified
最大压摆率130 mA
标称供电电压3.3 V
表面贴装YES
Base Number Matches1

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
史宾牌移动机器人—机器人制作教程(5)
RoboticFan之前介绍了很多基础知识,什么驱动器阿,传感器阿,甚至一些乱七八糟的算法。不过那些好像都太理论了。我们知道大家非常迫切的需要一些详细的机器人制作教程。从今天开始,RoboticFan ......
程序天使 机器人开发
arm7简单编程问题
问一个问题啊 我编写了一个程序,用来接收FPGA传给arm的数据,但每次下载完程序只能好使一次,下一次运行必须重新下载程序,要不然就接收不到数据 这是为什么啊 怎么解决...
mushei ARM技术
拜托高手急求 频率提取(FFT)的matable实现 程序 图形 结果
小弟近日有个实验课题,弄了好久没弄明白对于matable和数字信号处理小弟是纯白菜~ 这东西对我还很重要 希望高手能帮帮忙!!! 在这里万分感谢 1.初始信号为两个正弦波的叠加,频率分别为 f ......
q_zhang 嵌入式系统
DMA中断和定时器中断问题
如题,我一个项目里,ADC通过DMA进行采样,DMA采满后进入DMA中断函数,进入函数后,打开定时器开始计时,同时处理DMA中断里面的程序,定时到后操作定时器中断,然后退出DMA中断再次采样。可是为 ......
倒影年华 stm32/stm8
[推荐]基于UC3842的开关电源保护电路的改进(3)
3 保护电路的改进  针对上述分析,改进电路如图3所示,该电路具有以下特点。 1)通过在UC3842的采样电压处接入一个射极跟随器,从而在控制电压上增加了一个与脉宽调制时钟同步的人为斜坡,它可 ......
pushu009azx 模拟与混合信号
5.8GHz RFID之射頻前端接收器設計
系統編號 : 094STUT0428039出版年 : 95 研究生: 施銘憲 論文名稱 : 5.8GHz RFID之射頻前端接收器設計指導教授 : 陳文山學位類別 : 碩士校院名稱 : 南台科技大學系所名稱 : 電子工程系 學號 : M9 ......
clark 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2232  1362  963  675  1598  45  28  20  14  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved