电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74F240PC

产品描述Octal inverter buffer 3-State
产品类别逻辑    逻辑   
文件大小79KB,共8页
制造商Fairchild
官网地址http://www.fairchildsemi.com/
标准
下载文档 详细参数 全文预览

74F240PC在线购买

供应商 器件名称 价格 最低购买 库存  
74F240PC - - 点击查看 点击购买

74F240PC概述

Octal inverter buffer 3-State

74F240PC规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Fairchild
零件包装代码DIP
包装说明0.300 INCH, PLASTIC, MS-001, DIP-20
针数20
Reach Compliance Codeunknow
Is SamacsysN
控制类型ENABLE LOW
系列F/FAST
JESD-30 代码R-PDIP-T20
JESD-609代码e3
长度26.075 mm
逻辑集成电路类型BUS DRIVER
最大I(ol)0.064 A
位数4
功能数量2
端口数量2
端子数量20
最高工作温度70 °C
最低工作温度
输出特性3-STATE
输出极性INVERTED
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装等效代码DIP20,.3
封装形状RECTANGULAR
封装形式IN-LINE
峰值回流温度(摄氏度)NOT APPLICABLE
电源5 V
最大电源电流(ICC)75 mA
Prop。Delay @ Nom-Su8 ns
传播延迟(tpd)8 ns
认证状态Not Qualified
座面最大高度5.08 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术TTL
温度等级COMMERCIAL
端子面层Matte Tin (Sn)
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT APPLICABLE
宽度7.62 mm
Base Number Matches1

文档预览

下载PDF文档
74F240 • 74F241 • 74F244 Octal Buffers/Line Drivers with 3-STATE Outputs
April 1988
Revised January 2004
74F240 • 74F241 • 74F244
Octal Buffers/Line Drivers with 3-STATE Outputs
General Description
The 74F240, 74F241 and 74F244 are octal buffers and line
drivers designed to be employed as memory and address
drivers, clock drivers and bus-oriented transmitters/receiv-
ers which provide improved PC and board density.
Features
s
3-STATE outputs drive bus lines or buffer memory
address registers
s
Outputs sink 64 mA (48 mA mil)
s
12 mA source current
s
Input clamp diodes limit high-speed termination effects
Ordering Code:
Order Code
74F240SC (Note 1)
74F240SJ (Note 1)
74F240PC
74F241SC
74F241PC
74F244SC (Note 1)
74F244SJ (Note 1)
74F244MSA (Note 1)
74F244PC
Package
Number
M20B
M20D
N20A
M20B
N20A
M20B
M20D
MSA20
N20A
Package Description
20-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-013, 0.300" Wide
20-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
20-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300" Wide
20-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-013, 0.300" Wide
20-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300" Wide
20-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-013, 0.300" Wide
20-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
20-Lead Shrink Small Outline Package (SSOP), JEDEC MO-150, 5.3mm Wide
20-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300" Wide
Note 1:
Devices also available in Tape and Reel. Specify by appending the suffix letter “X” to the ordering code.
Connection Diagrams
74F240
74F241
74F244
© 2004 Fairchild Semiconductor Corporation
DS009501
www.fairchildsemi.com
《模拟电路基础》模拟试题
《模拟电路基础》模拟试题 一 填空题(每题2分,共40分) 1 N沟道____________型的MOS管,其Vgs值可以为负也可以为正,而P沟道的JFET,其Vgs值只能是___________值。2 再三种组态中,__________ ......
fighting 模拟电子
对使用新型测试技术和仪器的几点忠告
随着半导体制造商向65纳米技术转移并展望更小节点,严峻的测试挑战也开始浮出水面。现在,工艺开发工程师们必须放弃由硅、二氧化硅、多晶硅和铝材料构成的良性世界,而将自己置于由硅锗(SiGe) ......
程序天使 工业自动化与控制
关于mips64的cycle count的实现问题
在mips32中是这样实现的: #define rdtscl(dest)\ __asm__ __volatile__("mfc0 %0, $9; nop":"=r"(dest)); 但是我发现$9是一个32位的寄存器,那如何实现64位上电时间呢? 下面是一 ......
甘蔗 嵌入式系统
请教关于TI 的频率合成器CDCM7005的问题
我想请教一下,芯片CDCM7005为什么要与一个参考时钟同步,才能输出低抖动时钟呢? 我只是想用该芯片将一路时钟驱动为4路时钟而已,但不知道参考时钟应该怎么选择?标准是什么呢?谢谢...
xryarony 嵌入式系统
冬天不着车细查5大部件 原因分析及解决
提问:冬季轿车起动不着常见的原因及解决办法?   回答:造成这种情况有几种原因,电瓶亏电、汽油流动受阻、点火系统工作状态不好、气门结胶、排气管结冻等。   电瓶亏电———其表现 ......
我是琥珀年代 汽车电子
DSP芯片的现状和发展(嵌入式处理器比较)
第一个DSP芯片诞生于20世纪70年代末。以AMI公司的S2811和Intel公 司的2920为代表的第一代DSP芯片,其片内都还没有单周期硬件乘法器  DSP芯片的特点  (1)制造工艺  早期DSP采用4UM的N沟 ......
Jacktang DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 677  370  2282  2859  411  15  2  23  38  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved