电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74F534SJ

产品描述Latch/flip-flop
产品类别逻辑    逻辑   
文件大小71KB,共7页
制造商Fairchild
官网地址http://www.fairchildsemi.com/
标准
下载文档 详细参数 选型对比 全文预览

74F534SJ在线购买

供应商 器件名称 价格 最低购买 库存  
74F534SJ - - 点击查看 点击购买

74F534SJ概述

Latch/flip-flop

74F534SJ规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Fairchild
零件包装代码SOIC
包装说明SOP, SOP20,.3
针数20
Reach Compliance Codecompli
系列F/FAST
JESD-30 代码R-PDSO-G20
JESD-609代码e3
长度12.6 mm
逻辑集成电路类型BUS DRIVER
最大频率@ Nom-Su70000000 Hz
最大I(ol)0.024 A
湿度敏感等级1
位数8
功能数量1
端口数量2
端子数量20
最高工作温度70 °C
最低工作温度
输出特性3-STATE
输出极性INVERTED
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP20,.3
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)260
电源5 V
最大电源电流(ICC)86 mA
传播延迟(tpd)10 ns
认证状态Not Qualified
座面最大高度2.1 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术TTL
温度等级COMMERCIAL
端子面层Matte Tin (Sn)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
触发器类型POSITIVE EDGE
宽度5.3 mm
Base Number Matches1

文档预览

下载PDF文档
74F534 Octal D-Type Flip-Flop with 3-STATE Outputs
April 1988
Revised October 2000
74F534
Octal D-Type Flip-Flop with 3-STATE Outputs
General Description
The 74F534 is a high speed, low-power octal D-type flip-
flop featuring separate D-type inputs for each flip-flop and
3-STATE outputs for bus-oriented applications. A buffered
Clock (CP) and Output Enable (OE) are common to all flip-
flops. The 74F534 is the same as the 74F374 except that
the outputs are inverted.
Features
s
Edge-triggered D-type inputs
s
Buffered positive edge-triggered clock
s
3-STATE outputs for bus-oriented applications
Ordering Code:
Order Number
74F534SC
74F534SJ
74F534PC
Package Number
M20B
M20D
N20A
Package Description
20-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-013, 0.300 Wide
20-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
20-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300 Wide
Devices also available in Tape and Reel. Specify by appending the suffix letter “X” to the ordering code.
Logic Symbols
IEEE/IEC
Connection Diagram
© 2000 Fairchild Semiconductor Corporation
DS009549
www.fairchildsemi.com

74F534SJ相似产品对比

74F534SJ 74F534_00 74F534SC 74F534PC 74F534
描述 Latch/flip-flop Latch/flip-flop Latch/flip-flop Latch/flip-flop Latch/flip-flop
是否Rohs认证 符合 - 符合 符合 -
厂商名称 Fairchild - Fairchild Fairchild -
零件包装代码 SOIC - SOIC DIP -
包装说明 SOP, SOP20,.3 - 0.300 INCH, MS-013, SOIC-20 DIP, DIP20,.3 -
针数 20 - 20 20 -
Reach Compliance Code compli - unknow unknow -
系列 F/FAST - F/FAST F/FAST -
JESD-30 代码 R-PDSO-G20 - R-PDSO-G20 R-PDIP-T20 -
JESD-609代码 e3 - e3 e3 -
长度 12.6 mm - 12.8 mm 26.075 mm -
逻辑集成电路类型 BUS DRIVER - BUS DRIVER BUS DRIVER -
最大频率@ Nom-Su 70000000 Hz - 70000000 Hz 70000000 Hz -
最大I(ol) 0.024 A - 0.024 A 0.024 A -
位数 8 - 8 8 -
功能数量 1 - 1 1 -
端口数量 2 - 2 2 -
端子数量 20 - 20 20 -
最高工作温度 70 °C - 70 °C 70 °C -
输出特性 3-STATE - 3-STATE 3-STATE -
输出极性 INVERTED - INVERTED INVERTED -
封装主体材料 PLASTIC/EPOXY - PLASTIC/EPOXY PLASTIC/EPOXY -
封装代码 SOP - SOP DIP -
封装等效代码 SOP20,.3 - SOP20,.4 DIP20,.3 -
封装形状 RECTANGULAR - RECTANGULAR RECTANGULAR -
封装形式 SMALL OUTLINE - SMALL OUTLINE IN-LINE -
峰值回流温度(摄氏度) 260 - 260 NOT APPLICABLE -
电源 5 V - 5 V 5 V -
最大电源电流(ICC) 86 mA - 86 mA 86 mA -
传播延迟(tpd) 10 ns - 10 ns 10 ns -
认证状态 Not Qualified - Not Qualified Not Qualified -
座面最大高度 2.1 mm - 2.65 mm 5.08 mm -
最大供电电压 (Vsup) 5.5 V - 5.5 V 5.5 V -
最小供电电压 (Vsup) 4.5 V - 4.5 V 4.5 V -
标称供电电压 (Vsup) 5 V - 5 V 5 V -
表面贴装 YES - YES NO -
技术 TTL - TTL TTL -
温度等级 COMMERCIAL - COMMERCIAL COMMERCIAL -
端子面层 Matte Tin (Sn) - Matte Tin (Sn) Matte Tin (Sn) -
端子形式 GULL WING - GULL WING THROUGH-HOLE -
端子节距 1.27 mm - 1.27 mm 2.54 mm -
端子位置 DUAL - DUAL DUAL -
处于峰值回流温度下的最长时间 NOT SPECIFIED - NOT SPECIFIED NOT APPLICABLE -
触发器类型 POSITIVE EDGE - POSITIVE EDGE POSITIVE EDGE -
宽度 5.3 mm - 7.5 mm 7.62 mm -
Base Number Matches 1 - 1 1 -
typedef总结小记
本帖最后由 paulhyde 于 2014-9-15 09:04 编辑 36553自己学习typedef总结,希望对大家有用!:loveliness: ...
cuizhihao 电子竞赛
CC2530中串口波特率改为9600时单个数据包来不及接收的解决方案
在调试CC2530过程中发现波特率改为9600时,单个包仅有3个Byte时,接收DMA就会启动因而数据包被强迫拆分成多个,显然只要将接收DMA启动延时做到足够大即可。具体修改内容如下:在_hal_uart_dma.c ......
wateras1 无线连接
各位高手!!!!请教大家有关ise10.1 的FFT ip核的使用方法,老出错
想用一个fft用于频率识别,,在用ise10.1的时候遇到了问题,,调用ip核的时候老出错,,求大神帮忙解答啊~~~谢谢啦...
hy_ever FPGA/CPLD
有没有好的IC推荐一下
我经常将PNP/NPN三极管连接成推挽输出,推动大功率负载。只要数字输出,不需要模拟输出有没有什么IC,请各位推荐一下。...
display8989 模拟电子
不知道怎么删帖
本帖最后由 Takazzz 于 2017-10-10 14:04 编辑 :time:...
Takazzz stm32/stm8
signaltap能否设置上电后自动触发,遇到上电后计数异常问题
debug脚本读出一个寄存器上电后就为1,该段代码为for循环generate,其余寄存器初值正常时序无问题,都有复位且仅在少数版本会出现该情况。 相关信号已经加在signaltap,求教是否有办法设置st ......
qan FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1316  2603  1486  2336  409  16  49  18  43  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved