电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74HC73N,652

产品描述IC FF JK TYPE DUAL 1BIT 14DIP
产品类别逻辑    逻辑   
文件大小92KB,共16页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 全文预览

74HC73N,652概述

IC FF JK TYPE DUAL 1BIT 14DIP

74HC73N,652规格参数

参数名称属性值
Brand NameNXP Semiconductor
是否Rohs认证符合
厂商名称NXP(恩智浦)
零件包装代码DIP
包装说明DIP, DIP14,.3
针数14
制造商包装代码SOT27-1
Reach Compliance Codeunknown
其他特性MASTER SLAVE OPERATION
系列HC/UH
JESD-30 代码R-PDIP-T14
JESD-609代码e4
长度19.025 mm
负载电容(CL)50 pF
逻辑集成电路类型J-K FLIP-FLOP
最大频率@ Nom-Sup20000000 Hz
最大I(ol)0.004 A
位数2
功能数量2
端子数量14
最高工作温度125 °C
最低工作温度-40 °C
输出极性COMPLEMENTARY
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装等效代码DIP14,.3
封装形状RECTANGULAR
封装形式IN-LINE
峰值回流温度(摄氏度)260
电源2/6 V
传播延迟(tpd)240 ns
认证状态Not Qualified
座面最大高度4.2 mm
最大供电电压 (Vsup)6 V
最小供电电压 (Vsup)2 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级AUTOMOTIVE
端子面层Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
触发器类型NEGATIVE EDGE
宽度7.62 mm
最小 fmax24 MHz

文档预览

下载PDF文档
74HC73
Dual JK flip-flop with reset; negative-edge trigger
Rev. 04 — 19 March 2008
Product data sheet
1. General description
The 74HC73 is a high-speed Si-gate CMOS device that complies with JEDEC
standard no. 7A. It is pin compatible with Low-power Schottky TTL (LSTTL).
The 74HC73 is a dual negative-edge triggered JK flip-flop featuring individual J, K, clock
(nCP) and reset (nR) inputs; also complementary nQ and nQ outputs.
The J and K inputs must be stable one set-up time prior to the HIGH-to-LOW clock
transition for predictable operation.
The reset (nR) is an asynchronous active LOW input. When LOW, it overrides the clock
and data inputs, forcing the nQ output LOW and the nQ output HIGH.
Schmitt-trigger action in the clock input makes the circuit highly tolerant to slower clock
rise and fall times.
2. Features
I
Low-power dissipation
I
Complies with JEDEC standard no. 7A
I
ESD protection:
N
HBM JESD22-A114E exceeds 2000 V
N
MM JESD22-A115-A exceeds 200 V
I
Multiple package options
I
Specified from
−40 °C
to +80
°C
and from
−40 °C
to +125
°C
3. Ordering information
Table 1.
Ordering information
Package
Temperature range Name
74HC73N
74HC73D
74HC73DB
74HC73PW
−40 °C
to +125
°C
−40 °C
to +125
°C
−40 °C
to +125
°C
−40 °C
to +125
°C
DIP14
SO14
SSOP14
Description
plastic dual in-line package; 14 leads (300 mil)
plastic small outline package; 14 leads; body width 3.9 mm
plastic shrink small outline package; 14 leads; body width
5.3 mm
Version
SOT27-1
SOT108-1
SOT337-1
SOT402-1
Type number
TSSOP14 plastic thin shrink small outline package; 14 leads; body
width 4.4 mm
单片机 中断
在没有加中断时,程序可以运行,加了中断想简单实现控制P1.0 LED 灯亮,不知道哪里错了,请朋友帮忙看看 谢谢 #include sbit d1=P1^0; void delay(unsigned int cnt) { while(--cnt) ......
mati1111 嵌入式系统
EEWORLD大学堂----Atmel Edge原理图103
Atmel Edge原理图103:https://training.eeworld.com.cn/course/72北美大型汽车厂错误理解接地与共地所引起的大麻烦。...
dongcuipin 聊聊、笑笑、闹闹
altium designer的破解补丁,有木有人需要
123356 当时找这个补丁也找了好久:Sweat:...
mmmllb PCB设计
WinCE5.0不能挂起?
我在点击开始菜单中的SUSPEND后,系统不能挂起。DEBUG时不能进入函数 KCall ((FARPROC) CallOEMPowerOff)(文件Kwin32.c中);系统直接往下运行。 因为CallOEMPowerOff函数调用的是OEMPowerOff( ......
lc123300798 嵌入式系统
TI的NDK问题
问题描述: CCS3.3中调用ndk_1_94_1\packages\tidk\inc\socket.h中的fdselect函数,函数原型如下: Int fdSelect( int width, fd_set *readfds, fd_set *writefds,fd_set *exceptfds, struct ......
wangzhi2011bj DSP 与 ARM 处理器
S5PV210(TQ210)学习笔记——Nand配置
 S5PV210的Nand flash跟2440和6410的Nand flash配置差不多,不同的是S5PV210的功能更加强大,尤其是S5PV210的硬件ECC(本文不涉及S5PV210中Nand ECC配置)。整体上来讲,S5PV210的Nand flash配置 ......
小小宇宙 ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2652  185  2785  2732  747  16  58  21  25  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved