电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LV00N,112

产品描述IC GATE NAND 4CH 2-INP 14DIP
产品类别逻辑    逻辑   
文件大小85KB,共14页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 全文预览

74LV00N,112概述

IC GATE NAND 4CH 2-INP 14DIP

74LV00N,112规格参数

参数名称属性值
Brand NameNXP Semiconductor
是否Rohs认证符合
厂商名称NXP(恩智浦)
零件包装代码DIP
包装说明DIP, DIP14,.3
针数14
制造商包装代码SOT27-1
Reach Compliance Codecompliant
系列LV/LV-A/LVX/H
JESD-30 代码R-PDIP-T14
JESD-609代码e4
长度19.025 mm
负载电容(CL)50 pF
逻辑集成电路类型NAND GATE
最大I(ol)0.006 A
功能数量4
输入次数2
端子数量14
最高工作温度125 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装等效代码DIP14,.3
封装形状RECTANGULAR
封装形式IN-LINE
包装方法TUBE
峰值回流温度(摄氏度)260
电源3.3 V
Prop。Delay @ Nom-Sup18 ns
传播延迟(tpd)31 ns
认证状态Not Qualified
施密特触发器NO
座面最大高度4.2 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)1 V
标称供电电压 (Vsup)3.3 V
表面贴装NO
技术CMOS
温度等级AUTOMOTIVE
端子面层NICKEL PALLADIUM GOLD
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度7.62 mm
Base Number Matches1

文档预览

下载PDF文档
74LV00
Quad 2-input NAND gate
Rev. 03 — 20 December 2007
Product data sheet
1. General description
The 74LV00 is a low-voltage Si-gate CMOS device that is pin and function compatible with
74HC00 and 74HCT00.
The 74LV00 provides a quad 2-input NAND function.
2. Features
s
s
s
s
s
Wide operating voltage: 1.0 V to 5.5 V
Optimized for low voltage applications: 1.0 V to 3.6 V
Accepts TTL input levels between V
CC
= 2.7 V and V
CC
= 3.6 V
Typical output ground bounce < 0.8 V at V
CC
= 3.3 V and T
amb
= 25
°C
Typical HIGH-level output voltage (V
OH
) undershoot: > 2 V at V
CC
= 3.3 V and
T
amb
= 25
°C
s
ESD protection:
x
HBM JESD22-A114E exceeds 2000 V
x
MM JESD22-A115-A exceeds 200 V
s
Multiple package options
s
Specified from
−40 °C
to +85
°C
and from
−40 °C
to +125
°C
3. Ordering information
Table 1.
Ordering information
Package
Temperature range
74LV00N
74LV00D
74LV00DB
74LV00PW
74LV00BQ
−40 °C
to +125
°C
−40 °C
to +125
°C
−40 °C
to +125
°C
−40 °C
to +125
°C
−40 °C
to +125
°C
Name
DIP14
SO14
SSOP14
TSSOP14
Description
plastic dual in-line package; 14 leads (300 mil)
plastic small outline package; 14 leads;
body width 3.9 mm
plastic shrink small outline package; 14 leads;
body width 5.3 mm
plastic thin shrink small outline package; 14 leads;
body width 4.4 mm
Version
SOT27-1
SOT108-1
SOT337-1
SOT402-1
SOT762-1
Type number
DHVQFN14 plastic dual in-line compatible thermal enhanced very
thin quad flat package; no leads; 14 terminals;
body 2.5
×
3
×
0.85 mm
有关FPGA求职方面的咨询
我今年大四就快出去找工作了,想问问各位有经验的大姐,大哥们,哪些公司在FPGA方面有比较好的前景啊?还有如果可以的话能否说说去应聘FPGA工作时的面试和笔试经历或者遇到的一些试题,让我汲 ......
emnqsu FPGA/CPLD
单片机AD采集不准确
88849如图所示,左端经过电阻分压,然后经过电压跟随器和光耦后接PA0,但是采集的电压和计算的不同,而且采集的电压用于程序里也没有达到预想的效果,求用过的好心人给看看,谢谢。...
joezz624 Microchip MCU
SDRAM串口实验之修改篇【可以正常试验了】
前些天,购买了一块Espier V1.1的FPGA电路板,看中的是Cyclone4 这块比较高级的芯片,同时板子上有256Mbit SDR SDRAM,资源比较丰富,比较有可玩性。 同时看到论坛里luyaker同学刚好改写好了 ......
goodeew FPGA/CPLD
网络优化方案
利用中兴通讯软交换大容量综合接入媒体网关ZXSS10 M100/ZXMSG9000对汇接局进行改造,端局用户的数据管理和业务提供统一由SoftSwitch支持,降低了改造成本和工作量。 端局用户由汇接局和软交 ......
xiaomi_1981 嵌入式系统
有研究tcpmp的么?想请教一下里面顶部的那个播放/暂停控件的位置在那修改?
有研究tcpmp的么?想请教一下里面顶部的那个播放/暂停控件的位置在那修改?我想把file,options,和播放,暂停,还有全屏等控件放在底部,就是那个时间进度条那....可是找不到具体代码的位置... 另外 ......
asdfjkl12345 嵌入式系统
TI 专家谈单电源高精度整流器
作者:Rick Downs,德州仪器 (TI) 高精度模拟应用工程经理 在需要某个信号的绝对值时,我们常常使用高精度整流器电路,其作为计量应用中信号大小测量电路的组成部分。针对这类电路的设计不计其 ......
qwqwqw2088 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 176  634  2689  2235  1260  45  32  8  46  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved