电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74HCT74N,652

产品描述IC FF D-TYPE DUAL 1BIT 14DIP
产品类别逻辑    逻辑   
文件大小174KB,共21页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 选型对比 全文预览

74HCT74N,652概述

IC FF D-TYPE DUAL 1BIT 14DIP

74HCT74N,652规格参数

参数名称属性值
Brand NameNXP Semiconductor
是否Rohs认证符合
厂商名称NXP(恩智浦)
零件包装代码DIP
包装说明DIP, DIP14,.3
针数14
制造商包装代码SOT27-1
Reach Compliance Codecompliant
系列HCT
JESD-30 代码R-PDIP-T14
JESD-609代码e4
长度19.025 mm
负载电容(CL)50 pF
逻辑集成电路类型D FLIP-FLOP
最大频率@ Nom-Sup18000000 Hz
最大I(ol)0.004 A
位数1
功能数量2
端子数量14
最高工作温度125 °C
最低工作温度-40 °C
输出极性COMPLEMENTARY
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装等效代码DIP14,.3
封装形状RECTANGULAR
封装形式IN-LINE
包装方法TUBE
峰值回流温度(摄氏度)260
电源5 V
传播延迟(tpd)53 ns
认证状态Not Qualified
座面最大高度4.2 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级AUTOMOTIVE
端子面层Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
触发器类型POSITIVE EDGE
宽度7.62 mm
最小 fmax18 MHz
Base Number Matches1

文档预览

下载PDF文档
74HC74; 74HCT74
Dual D-type flip-flop with set and reset; positive edge-trigger
Rev. 4 — 27 August 2012
Product data sheet
1. General description
The 74HC74 and 74HCT74 are dual positive edge triggered D-type flip-flop. They have
individual data (nD), clock (nCP), set (nSD) and reset (nRD) inputs, and complementary
nQ and nQ outputs. Data at the nD-input, that meets the set-up and hold time
requirements on the LOW-to-HIGH clock transition, is stored in the flip-flop and appears at
the nQ output. Schmitt-trigger action in the clock input, makes the circuit highly tolerant to
slower clock rise and fall times. Inputs include clamp diodes that enable the use of current
limiting resistors to interface inputs to voltages in excess of V
CC
.
2. Features and benefits
Input levels:
For 74HC74: CMOS level
For 74HCT74: TTL level
Symmetrical output impedance
Low power dissipation
High noise immunity
Balanced propagation delays
Specified in compliance with JEDEC standard no. 7A
ESD protection:
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115-A exceeds 200 V
Multiple package options
Specified from
40 C
to +85
C
and from
40 C
to +125
C
3. Ordering information
Table 1.
Ordering information
Package
Temperature range
74HC74N
74HCT74N
74HC74D
74HCT74D
74HC74DB
74HCT74DB
40 C
to +125
C
SSOP14
40 C
to +125
C
SO14
plastic small outline package; 14 leads; body width
3.9 mm
plastic shrink small outline package; 14 leads; body
width 5.3 mm
SOT108-1
SOT337-1
40 C
to +125
C
Name
DIP14
Description
plastic dual in-line package; 14 leads (300 mil)
Version
SOT27-1
Type number

74HCT74N,652相似产品对比

74HCT74N,652 74HC74N,652
描述 IC FF D-TYPE DUAL 1BIT 14DIP IC FF D-TYPE DUAL 1BIT 14DIP
Brand Name NXP Semiconductor NXP Semiconductor
是否Rohs认证 符合 符合
厂商名称 NXP(恩智浦) NXP(恩智浦)
零件包装代码 DIP DIP
包装说明 DIP, DIP14,.3 DIP, DIP14,.3
针数 14 14
制造商包装代码 SOT27-1 SOT27-1
Reach Compliance Code compliant compliant
系列 HCT HC/UH
JESD-30 代码 R-PDIP-T14 R-PDIP-T14
JESD-609代码 e4 e4
长度 19.025 mm 19.025 mm
负载电容(CL) 50 pF 50 pF
逻辑集成电路类型 D FLIP-FLOP D FLIP-FLOP
最大频率@ Nom-Sup 18000000 Hz 20000000 Hz
最大I(ol) 0.004 A 0.004 A
位数 1 1
功能数量 2 2
端子数量 14 14
最高工作温度 125 °C 125 °C
最低工作温度 -40 °C -40 °C
输出极性 COMPLEMENTARY COMPLEMENTARY
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 DIP DIP
封装等效代码 DIP14,.3 DIP14,.3
封装形状 RECTANGULAR RECTANGULAR
封装形式 IN-LINE IN-LINE
包装方法 TUBE TUBE
峰值回流温度(摄氏度) 260 260
电源 5 V 2/6 V
传播延迟(tpd) 53 ns 265 ns
认证状态 Not Qualified Not Qualified
座面最大高度 4.2 mm 4.2 mm
最大供电电压 (Vsup) 5.5 V 6 V
最小供电电压 (Vsup) 4.5 V 2 V
标称供电电压 (Vsup) 5 V 5 V
表面贴装 NO NO
技术 CMOS CMOS
温度等级 AUTOMOTIVE AUTOMOTIVE
端子面层 Nickel/Palladium/Gold (Ni/Pd/Au) Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式 THROUGH-HOLE THROUGH-HOLE
端子节距 2.54 mm 2.54 mm
端子位置 DUAL DUAL
处于峰值回流温度下的最长时间 30 30
触发器类型 POSITIVE EDGE POSITIVE EDGE
宽度 7.62 mm 7.62 mm
最小 fmax 18 MHz 24 MHz
【晒样片】在TI申请的样片到了
这是我第一次在TI申请样片,没想到这么容易就成功了。我是在电子工程世界论坛看到“TI样片免费申请,晒样片赢好礼”的活动,才开始在TI上申请样片。 首先点击样片申请链接 ......
kunder TI技术论坛
功率放大器设计的关键:输出匹配电路的性能
功率损耗会降低效率和功率输出的能力。 Soeren LaursenRF Micro Devices 对于任何功率放大器(功率放大器)设计,输出匹配电路的性能都是个关键。但是,在设计过程中,有一个问题常常为人们所忽 ......
tmily 无线连接
vs2003与ddk2000编译问题
问题描述: 我在学习WindowsWDM设备驱动程序开发指南一书的时候,尝试编译其下面的范例程序wdm1,但在build -cZ时,总是提示说pnp.obj recomplie问题,我将source文件里面dispach.cpp和pnp.cpp ......
strawroot 嵌入式系统
S40 电路板显微检测仪
70062 S40 电路板显微检测仪 ...
zyc704013809 PCB设计
处理PFILE_BOTH_DIR_INFORMATION可以实现文件隐藏,可否实现添加文件呢??
(PFILE_BOTH_DIR_INFORMATION)Irp->UserBuffer...
chunch168 嵌入式系统
2014年1月版主芯币奖励公告
根据 EEworld版主规则及版主操作手册https://bbs.eeworld.com.cn/thread-370268-1-1.html2014年1月获得奖励版主名单如下: 141845 连续3个月版主管理积分不足60或未参与论坛管理的版主将 ......
EEWORLD社区 为我们提建议&公告

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2421  160  1058  648  2152  49  4  22  14  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved