电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

511FCA106M250BAGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小683KB,共31页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

511FCA106M250BAGR在线购买

供应商 器件名称 价格 最低购买 库存  
511FCA106M250BAGR - - 点击查看 点击购买

511FCA106M250BAGR概述

SINGLE FREQUENCY XO, OE PIN 1

511FCA106M250BAGR规格参数

参数名称属性值
类型XO(标准)
频率106.25MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)23mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.197" 长 x 0.126" 宽(5.00mm x 3.20mm)
高度 - 安装(最大值)0.050"(1.28mm)
电流 - 电源(禁用)(最大值)18mA

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z TO
2 5 0 M H
Z
Features
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7, 3.2 x 5,
and 2.5 x 3.2 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
2.5x3.2mm
5x7mm and 3.2x5mm
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si510/511
发光二极管特殊应用几例
++ 发光二极管特殊应用几例 ++    发光二极管是我们经常用到的器件,这里我们介绍几种它的特殊用法,这对于条件有限的业余电子爱好者在电子制作中有时会很有帮助(见附图)。 图(a)是用发 ......
zdr 单片机
stm8针对外设键盘的GPIO口设置
使用的是4*4矩阵键盘,应该是4个做输入,4个做输出的吧?那定义了引脚之后该如何编程?...
coseloke stm32/stm8
你的马不吃鱼
一天,一个旅行者骑着马赶路时,天下起雨来。浑身变得又湿又冷,后 来他终于来到了县城的一家小客店,客店里挤满了人,使他无法接近火。 这时他把客店老板喊出来说:“拿点鱼去喂我的马。” 老 ......
sang000 聊聊、笑笑、闹闹
LTE的主要技术特征
3GPP从“系统性能要求”、“网络的部署场景”、“网络架构”、“业务支持能力”等方面对LTE进行了详细的描述。与3G相比,LTE具有如下技术特征 : (1)通信速率有了提高,下行峰值速率为100Mbp ......
xtss 无线连接
DXP怎样导出焊接位图
DXP怎样导出焊接位图?我们板子上电阻电容丝印去掉了,板子已经定型,现在做了200个小批量,打算请焊工焊接,需要导出一个焊接位图,怎么导出. ...
cl17726 PCB设计
JTDO刚上电是什么输出状态?OD?推挽?高?低?
找了找手册,没发现说明。 另外IO未标记为FT的管脚,5V输入肯定不行的,但是否可以用OD输出方式接5V上拉电阻作为5V电平输出给其他芯片?...
rgqy stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1078  1921  2234  1885  2071  55  16  20  11  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved