电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

510JCA121M500BAGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小683KB,共31页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

510JCA121M500BAGR在线购买

供应商 器件名称 价格 最低购买 库存  
510JCA121M500BAGR - - 点击查看 点击购买

510JCA121M500BAGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

510JCA121M500BAGR规格参数

参数名称属性值
类型XO(标准)
频率121.5MHz
功能启用/禁用
输出LVDS
电压 - 电源1.8V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)23mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.197" 长 x 0.126" 宽(5.00mm x 3.20mm)
高度 - 安装(最大值)0.050"(1.28mm)
电流 - 电源(禁用)(最大值)18mA

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z TO
2 5 0 M H
Z
Features
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7, 3.2 x 5,
and 2.5 x 3.2 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
2.5x3.2mm
5x7mm and 3.2x5mm
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si510/511
咨询看门狗问题
请问一下看门狗复位时间和输出复位时间有什么区别,本人新手,谢谢...
小马哈 嵌入式系统
建议论坛成立<<垃圾排行榜>>
建议论坛成立网友看到垃圾帖就把它的作者记录下来,每周统计一次.评选出十大垃圾帖作者!...
西门 聊聊、笑笑、闹闹
DSP下的简单性能优化
在DSP6416下开发TDD模式的MAC层协议,发现了一些问题,也对时间性能做了简单优化。 在开发MAC层的过程中,发现了很多影响DSP运行速度的因素,主要包括: 1.动态内存申请和释放,即mal ......
灞波儿奔 微控制器 MCU
如何挑选液晶电视
家电卖场,最吸引人的地方莫过于摆满了平面电视的展示墙,各家厂商展示炫丽画面的机种,往往是让挑选电视的使用者手足无措,尤其在这个液晶电视的战国时代里,要怎么挑到一台合乎自己要求的机种 ......
KG5 消费电子
CE手机获取信号强度??
程序要全屏,为了好看,用了追击的信号的图片和电量强度的图片。。 电量强度的API现在有了GetSystemPowerStatusEx 信号强度的API呢??? 麻烦大家了哦,找了半天没找到,只是有人说注册表中 ......
tfl112 嵌入式系统
阿牛哥十问电子媒体社交化大联通
阿牛哥2012年参加过INTEL举办的在线研讨会,也参加过CYPRESS 举办的PSOC在线技术研讨会,感受到了芯片原厂自己组织技术研讨会的优点。阿牛哥拜访过几家以做芯片配套的电子元器件贸易行,了解到 ......
jameswangsynnex 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 452  2641  1455  544  2480  3  37  15  18  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved