电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591BA400M000DGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591BA400M000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
591BA400M000DGR - - 点击查看 点击购买

591BA400M000DGR概述

SINGLE FREQUENCY XO, OE PIN 1

591BA400M000DGR规格参数

参数名称属性值
类型XO(标准)
频率400MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
请教个STR710的EMI内部控制寄存器的问题
大家好,在下请教个问题ThisexampleillustrateshowtoconfiguretheEMI.{u8data;...//InitializetheEMIbank1:enable,2waitstates,16-bitwideexternalEMI_Config(1,EMI_ENABLE|EMI_WAITSTATE(2 ......
mnllnm stm32/stm8
Wince下使用directshow采集摄像头数据,需要摄像头驱动吗?
大家好,我现在在一个得逻辑的pda上面加一个摄像头模块,前段时间研究了下directshow的使用,但是有个问题没有搞清楚。directshow在寻找视频设备的时候,我怎么才能让它找到我安装的摄像头模块 ......
ltiqc 嵌入式系统
Protel 99中的快捷键
本帖最后由 paulhyde 于 2014-9-15 09:48 编辑 有必要学一下 ...
帅帅的友哥哥 电子竞赛
样品申请遇到的问题
今天早上去MAXIUM网站申请样品,结果我选的芯片,网站提醒我不提供免费样品,有图为证, 54064 这个怎么搞,难道又要重新设计吗? 等待老大,给我裁决哦!!!!!!!!!!!!!!! ......
eeleader-mcu DIY/开源硬件专区
为Modelsim添加Xilinx仿真库的详细步骤
最近有一个项目要用Xilinx的FPGA做,所以正在学习ISE。仿真工具当然还是首选Modelsim,可以选型SE和XE两个版本。Modelsim XE可以直接被ISE调用,而Modelsim SE需要手动添加仿真库。但SE版和OEM ......
sharley FPGA/CPLD
浅析:D1监控录像的尴尬艰难境地
最近几年,成功地炒作完H.264, 接着开始炒作D1,可是D1市场没有起来,接着炒作DCIF,而DCIF更是无人问津,D1再度成了 2007-2008年的新热点,2008年很多媒体杂志常围绕着D1高清推出了各种产品与 ......
小瑞 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1322  1708  1880  2100  509  29  9  37  31  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved