电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

81N28L-H-AB3-I-R

产品描述VOLTAGE DETECTORS WITH BUILT-IN DELAY TIME
文件大小203KB,共15页
制造商UNISONIC TECHNOLOGIES CO.,LTD
官网地址http://www.unisonic.com.tw/
下载文档 全文预览

81N28L-H-AB3-I-R概述

VOLTAGE DETECTORS WITH BUILT-IN DELAY TIME

文档预览

下载PDF文档
UNISONIC TECHNOLOGIES CO., LTD
81CXXX/81NXXX
VOLTAGE DETECTORS WITH
BUILT-IN DELAY TIME
DESCRIPTION
The UTC
81CXXX
and
81NXXX
series are good
performance voltage detector and manufactured by CMOS
technologies with highly accurate, low power consumption. A
delay circuit is built-in to each detector, therefore, peripherals
are unnecessary and high density mounting is possible. Detect
voltage is extremely accurate with minimal temperature drift.
Both CMOS and N-channel open drain output configurations are
available.
3
CMOS IC
1
1
2
SOT-23
SOT-89
1
FEATURES
*Highly Accurate : Detect voltage ± 2%
*Built-In Delay time : 1ms ~ 50ms,
50ms ~ 200ms,
200ms ~ 400ms,
*Detect Voltage Temperature Characteristics:
TYP± 100ppm/℃
*Wide Operating Voltage Range : 0.7V ~ 10.0V
*Low Current Consumption : TYP 1.0 µA (V
IN
=2.0V)
TO-92
*Pb-free plating product number: 81CXXXL/81NXXXL
ORDERING INFORMATION
CMOS:
Order Number
Normal
Lead Free Plating
81Cxx-①-AB3-E-R
81CxxL-①-AB3-E-R
81Cxx-①-AE3-3-R
81CxxL-①-AE3-3-R
81Cxx-①-AE3-5-R
81CxxL-①-AE3-5-R
81Cxx-①-T92-D-B
81CxxL-①-T92-D-B
81Cxx-①-T92-E-B
81CxxL-①-T92-E-B
81Cxx-①-T92-D-K
81CxxL-①-T92-D-K
81Cxx-①-T92-E-K
81CxxL-①-T92-E-K
N-Channel:
Order Number
①:Delay
Time
Normal
Lead Free Plating
Duration
Code
81Nxx-①-AB3-E-R
81NxxL-①-AB3-E-R
81Nxx-①-AE3-3-R
81NxxL-①-AE3-3-R
81Nxx-①-AE3-5-R
81NxxL-①-AE3-5-R
H
1 ~ 50 ms
J
81Nxx-①-T92-D-B
81NxxL-①-T92-D-B
50 ~ 200 ms
81Nxx-①-T92-E-B
81NxxL-①-T92-E-B 200 ~ 400 ms K
81Nxx-①-T92-D-K
81NxxL-①-T92-D-K
81Nxx-①-T92-E-K
81NxxL-①-T92-E-K
Note: 1. Pin assignment: I:Vin O:Vout G:Vss
2.xx: Output Voltage, refer to Marking Information.
Package
SOT-89
SOT-23
SOT-23
TO-92
TO-92
TO-92
TO-92
Pin Assign.
1
2
3
O
I
G
O G
I
G O
I
I
G O
O
I
G
I
G O
O
I
G
Packing
Tape Reel
Tape Reel
Tape Reel
Tape Box
Tape Box
Bulk
Bulk
①:Delay
Time
Duration
Code
Package
SOT-89
SOT-23
SOT-23
TO-92
TO-92
TO-92
TO-92
Pin Assign.
1
2
3
O
I
G
O G
I
G O
I
I
G O
O
I
G
I
G O
O
I
G
Packing
Tape Reel
Tape Reel
Tape Reel
Tape Box
Tape Box
Bulk
Bulk
1 ~ 50 ms
50 ~ 200 ms
200 ~ 400 ms
P
Q
R
www.unisonic.com.tw
Copyright © 2005 Unisonic Technologies Co., Ltd
1 of 15
QW-R502-039,I
百度HI 单片机&Arm群 招兵
百度HI 单片机&Arm群 招兵 HI 群号:1083326 要来的速度...
hoohoo2002 ARM技术
全球500强IT企业急聘嵌入式驱动开发
高级嵌入式驱动开发工程师职位描述:(此职位高薪急聘) 职责: 1、基于ARM的Chip CORE及外围芯片驱动开发 2、负责嵌入式系统的架构及平台设计 3、进行参考项目的开发,支持及嵌入式相关疑 ......
sp52758 嵌入式系统
2440串口移植的问题
2440 5.0 串口移植到 6.0。 加载串口驱动后,启动出现INFO: CReg2440Uart::CReg2440Uart using processor frequency reported by the OAL (0). 然后系统就死了。 也就是这一段 CReg2440Uart ......
asdfghjkl01 嵌入式系统
F题有做出来的么?(期待大牛的xyt)
本帖最后由 paulhyde 于 2014-9-15 09:33 编辑 RT,不包括功放也好 崩溃了有点。。。 本帖最后由 plich 于 2009-9-5 10:53 编辑 ] ...
plich 电子竞赛
【有奖问答】赛灵思工业与医疗专题,赢取LX9 Microboard开发板!
活动名称:【读专题 赢大奖】赛灵思 工业与医疗专题,赢取89美金LX9 Microboard开发板。活动时间:7月19日-8月19日 活动形式:读专题:https://www.eeworld.com.cn/Xilinx/2012/Ind ......
EEWORLD社区 FPGA/CPLD
FPGA设计的八个重要知识点,你都会吗
1. 面积与速度的平衡与互换 这里的面积指一个设计消耗FPGA/CPLD的逻辑资源的数量,对于FPGA可以用消耗的FF(触发器)和LUT(查找表)来衡量,更一般的衡量方式可以用设计所占的等价逻辑门数 ......
XYD李 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 397  273  1816  103  618  52  10  48  47  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved