电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

595CH30M7200DG

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-8
产品类别无源元件   
文件大小404KB,共17页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

595CH30M7200DG在线购买

供应商 器件名称 价格 最低购买 库存  
595CH30M7200DG - - 点击查看 点击购买

595CH30M7200DG概述

VCXO; DIFF/SE; SINGLE FREQ; 10-8

595CH30M7200DG规格参数

参数名称属性值
类型VCXO
频率30.72MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±20ppm
绝对牵引范围(APR)±15ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si595
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10
TO
810 MH
Z
Features
Available with any-rate output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with
superior jitter performance
Internal fixed fundamental mode
crystal frequency ensures high
reliability and low aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating range
Si5602
Applications
Ordering Information:
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
FTTx
Clock recovery and jitter cleanup PLLs
FPGA/ASIC clock generation
See page 9.
Description
The Si595 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si595 is available with
any-rate output frequency from 10 to 810 MHz. Unlike traditional VCXOs,
where a different crystal is required for each output frequency, the Si595
uses one fixed crystal to provide a wide range of output frequencies. This IC-
based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides supply noise rejection, simplifying the task of generating low-jitter
clocks in noisy environments. The Si595 IC-based VCXO is factory-
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, tuning slope, and absolute pull range (APR).
Specific configurations are factory programmed at time of shipment, thereby
eliminating the long lead times associated with custom oscillators.
Pin Assignments:
See page 8.
(Top View)
V
C
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10–810 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si595
原理图分页自动生成方法求助!!!!
各位大神,在orcad原理图中,不同页中的相同信号可以自动生成页码,如下图所示。请问在AD09中有什么方法可以实现上述功能吗?谢谢!!!! ...
bioger PCB设计
LPC1768的一些资料。
这些资料是做智能家居系统收集的,有兴趣的可以看看。 1.周工SmartCortex M3-1700资料 https://bbs.eeworld.com.cn/thread-153450-1-1.html 2.几种LPC1700开发板原理图 https://bbs.eewor ......
zhaojun_xf NXP MCU
大家觉得英蓓特这个公司怎么样?
RT,要签约,不知道他们的福利待遇如何,而且武汉分公司和上海分公司哪个更好一些? 急呀,有了解的朋友请告知!~谢谢!~...
wanghongyang 嵌入式系统
离开也许是最好的
搞技术的人总是希望能在这一行干得长久,因为自己已经爱上了它,放弃总是舍不得。所以每次选择总是希望能与它有些关联。 每行每业都需要人做,说不定自己能够在别的领域发挥起来,所以有时不要 ......
shicong 工作这点儿事
C2000一进入DEBUG就跳入死循环
程序如图,就是想实现个闪烁灯,但是每次一执行就会跳入非法死循环,编译什么的没有问题,不知道哪里出错了。。。 ...
shen1997122 微控制器 MCU
谁能帮讲解一下这个电路
R13,C3起什么作用?U6这部分电路又是干什么的?还有R17,R19 ...
zk643 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2006  1896  2358  2037  1821  21  24  26  40  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved