电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

595CE70M6560DG

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-8
产品类别无源元件   
文件大小404KB,共17页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

595CE70M6560DG在线购买

供应商 器件名称 价格 最低购买 库存  
595CE70M6560DG - - 点击查看 点击购买

595CE70M6560DG概述

VCXO; DIFF/SE; SINGLE FREQ; 10-8

595CE70M6560DG规格参数

参数名称属性值
类型VCXO
频率70.656MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±20ppm
绝对牵引范围(APR)±65ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si595
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10
TO
810 MH
Z
Features
Available with any-rate output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with
superior jitter performance
Internal fixed fundamental mode
crystal frequency ensures high
reliability and low aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating range
Si5602
Applications
Ordering Information:
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
FTTx
Clock recovery and jitter cleanup PLLs
FPGA/ASIC clock generation
See page 9.
Description
The Si595 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si595 is available with
any-rate output frequency from 10 to 810 MHz. Unlike traditional VCXOs,
where a different crystal is required for each output frequency, the Si595
uses one fixed crystal to provide a wide range of output frequencies. This IC-
based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides supply noise rejection, simplifying the task of generating low-jitter
clocks in noisy environments. The Si595 IC-based VCXO is factory-
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, tuning slope, and absolute pull range (APR).
Specific configurations are factory programmed at time of shipment, thereby
eliminating the long lead times associated with custom oscillators.
Pin Assignments:
See page 8.
(Top View)
V
C
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10–810 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si595
定点DSP中高精度除法的实现方法
 各种集成化单片数字信号处理器(DSP)以其功能强、集成度高、应用灵活、性价比高等优点,在信号处理和系统控制中的主导性地位日益明显。许多信号处理和控制需要运用除法运算。一般的数字信号处 ......
fish001 DSP 与 ARM 处理器
S3C44B0原理图
不要让图纸沉就 顶 !!!...
jinpost 单片机
识别车辆行为可以用啥传感器?
项目需要监视一片区域,若是有车辆过来倒垃圾需要自动识别并发送报警信号。现场环境比价复杂,也会有别的车辆经过。我想了想可以用声音传感器检测车辆引擎发出的持续噪声,用振动传感器检测倒垃 ......
stone2273619 传感器
关于U盘被扩容 是修改了哪个信息?
我网上查询到的是 修改了SPD校验信息 另外 也有同学说 是 使用了工具 让U盘扩容 比如512MB 可以存放 1G 但是没有了 没有冗错功能 容易坏道,坏到后 数据容易丢失 请问具体是什么办法??? ......
吴通凯 嵌入式系统
BBB的开发环境的搭建
今天键盘到了(烂笔记本,键盘打字很不舒服),老总交给的任务也完成了。所以就有了点时间写点东西 这次主要分享一些开发环境的经验的,linux下编程的一般使用vim,由于这次活动是做与Qt有关的 ......
airqj DSP 与 ARM 处理器
AD中时钟源的问题!!!请各位大虾都来看看
为什么我在时钟初始化程序中采用BCSCTL2 |= SELM_2+DIVM_2; 对MCLK(XT2)4分频, 和在AD程序中采用ADC12CTL1 =ADC12SSEL_2+ADC12DIV_3;对MCLK 4分频的结果是不一样的? 哪位高手可以告诉我 ......
smnh1 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1581  474  2272  162  2062  14  46  35  30  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved